基于fpga技术的纠错码研究-通信与信息系统专业论文.docxVIP

基于fpga技术的纠错码研究-通信与信息系统专业论文.docx

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga技术的纠错码研究-通信与信息系统专业论文

基于FPGA技术的纠错码研究 基于FPGA技术的纠错码研究 中文摘要 基于FPGA技术的纠错码研究 中文摘要 纠错码理论的中心任务是设计出编码效率高、抗干扰性能好而编译码设备又较简 单的纠错码。本文主要关注纠错码中的线性分组码,因为线性分组码是分组码中最重 要的一类码,是讨论各类码的基础,文中重点研究的循环纠错码和LDPC码就属于线 性分组码。 鉴于采用硬件描述语言VHDL进行设计输入的优点,首先给出了基于VHDL的 一种系统循环码编码器、译码器,以及m序列发生器的实现办法,并进行性能仿真 与分析。接下来对LDPC码的译码算法和硬件实现方案进行了较深入的研究,针对其 译码算法的特点,提出了采用基于C语言的FPGA编程设计方法进行相应的结构模 型设计的方案。给出了译码器的C语言设计和Impulse C‘编程模型,最后在FPGA/ 协处理器混合平台目标上实现该译码器,证实了LDPC码具有良好的纠错性能,为软 件工程师开发基于FPGA的嵌入式系统提供了新的思路。 关键诃:纠错码,循环纠错码,LDPC码,现场可编程门阵列,Impulse C编程 作 者:张培 导 师:汪一鸣 The The Study of Correct Codes Based FPGA Abstract The Study of Correct Codes Based on Field Programmable Gate An阏_PGA Abstract How to design the correct codes wi th high efficiency, good erference and easy implementation equipment is the task of correct codes theory.The l iner block correct codes are the most important block correct codes,SO they are discussed in the thesis.Cyclical codes and LDPC codes both belong to the 1 iner block correct codes. Firstly,using VHDL as the inputted language,this thesis gives the impl ementat ion of the coder,decoder of a cycl ical code and a m_sequence generator based on VHDL.The simulation and analyses of the performance are given too.Secondly,the decoding algorithm and implementation scheme of LDPC codes are studied.With regard to the characteristic of LDPC codes,the thesis proposes a method to design the decoder using FPGA programming in C language. The programming model of LDPC decoder in C and Impulse C are designed.Finally, the decoder is implemented on hybrid FPGA/joint processor,and the excellent performance of LDPC codes is proved.A new idea is provided for soft engineers to develop embedded systems based Oil FPGA. Key words:correct codes,cyclical codes,LDPC codes, Field Programmable Gate Array,Impulse C programming Written by Pei Zhang Supervised by Yhning Wang Ⅱ 苏州大学学位论文独创性声明及使用授权的声明学位论文独创,|’生声明 苏州大学学位论文独创性声明及使用授权的声明 学位论文独创,|’生声明 本人郑重声明:所提交的学位论文是本人在导师的指导下,独立进 行研究工作所取得的成果。除文中已经注明引用的内容外,本论文不含 其他个人或集体已经发表或撰写过的研究成果,也不含为获得苏州大学 或其它教育机构的学位证书

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档