基于32位mips指令集的alu及cp0模块的设计-微电子学与固体电子学专业论文.docxVIP

基于32位mips指令集的alu及cp0模块的设计-微电子学与固体电子学专业论文.docx

  1. 1、本文档共73页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于32位mips指令集的alu及cp0模块的设计-微电子学与固体电子学专业论文

摘要摘要 摘要 摘要 近年来,版权公开的MIPS体系结构的CPU越来越受欢迎。Cisco的路由器, IBM的网络彩色打印机,HP的4000、5000、8000、9000系列激光打印机及扫描 仪,Sony的Playstation和Playstation 2游戏机等等,都是应用了实现不同MIPS 指令集的微处理器的产品。MIPS CPU中的算术逻辑单元ALU集成了各种算术运 算和逻辑运算部件的功能,包括加、减、乘、除、逻辑运算、移位运算等。协处 理器CP0是MIPS指令集和特权资源结构之间的接口,并且提供了CPU状态和运 行模式的完全控制。 本文在分析MIPS32指令集的基础上,通过研究定点ALU的算法以及协处理 器CP0的功能结构,最终用Verilog硬件描述语言成功设计实现了这两个模块的电 路。除过功能仿真之外,还对设计进行了逻辑综合以及对综合后的网表进行了时 序仿真。仿真结果表明,该设计完全符合预定的目标。 到目前为止,该设计已经被应用于某公司SOC项目的CPU核并且通过了 FPGA验证。由于项目的整体进度,我们打算在4月份进行流片。 关键词:MIPS算术逻辑单元协处理器Verilog AbstractAbst Abstract Abst ract Recently,the open-copyright MIPS architecture CPU become welcome.The Router ofCisco,the colour network printer ofIBM,the 4000、5000、8000、9000 series laser printer and scanner of liP,the Playstation and Playstation2 of Sony etc.all are the products of MIPS microprocessor which used different MIPS instruction set.The Arithmetic Logical Unit(ALU)of MIPS CPU integrated all kinds of arithmetic function and logical function unit,they are add,subtract,multiply,divide,Boolean calculation and shift operation etc.Coprocessor CP0 is the interface between MIPS instruction set and peculiar source structure.CP0 gives the complete control of CPU state and operation mode. By studying the MIPS 32 instruction set,arithmetic of fixed point ALU and structure of CP0,this paper designed the ALU and CP0 blocks with verilog HDL.After function simulation,I did the logic synthesis and the timing simulation for the netlist of logic synthesis.The simulation results indicates that the design accord with the specification. By far,the design is used as a part of CPU core of one company’S SOC project and passed the FPGA validation.Because of the whole plan of the project,we intend to tape out in April. Keywords:MIPS Arithmetic Logical Unit(ALU)Coprocessor CP0 Verilog 创新性声明本人声明所争交的论文是我个人在导师指导一F进行的研究:I:作及取得的研究成果。尽我 创新性声明 本人声明所争交的论文是我个人在导师指导一F进行的研究:I:作及取得的研究成果。尽我 所知,除了文中特别加以标注和致谢中所罗列的内容以外,论文中不包含其他人已经发 表或撰写过的研究成果:也不包含为获得两安电子科技大学或其它教育机构的学11i7:或证 书而使用过的材料。与我一同:r作的同志对本研究所做的任何贡献均

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档