基于fpga的实时视频图像采集与vga显示系统设计研究-软件工程专业论文.docxVIP

基于fpga的实时视频图像采集与vga显示系统设计研究-软件工程专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于fpga的实时视频图像采集与vga显示系统设计研究-软件工程专业论文

学校代码 分 类 号  10701 TN82 TN82 TN82 学 号 密 级  1211122878 公 开 西安电子科技大学 硕士学位论文 基于 FPGA 的实时视频图像采集 与 VGA 显示系统设计研究 作者姓名: 领 域: 学位类别: 魏晓辉 软件工程 工程硕士 学校导师姓名、职称: 企业教师姓名、职称: 胡辉勇教授 叶宏伟高工 提交日期: 2015 年 01 月 The system design of real-time video image acquisition and VGA display based on FPGA A thesis submitted to XIDIAN UNIVERSITY in partial fulfillment of the requirements for the degree of Master of Philosophy By Wei Xiaohui Supervisor: Prof. Hu Huiyong November 2015 西安电子科技大学 学位论文独创性(或创新性)声明 秉承学校严谨的学风和优良的科学道德,本人声明所呈交的论文是我个人在 导师指导下进行的研究工作及取得的研究成果。尽我所知,除了文中特别加以标 注和致谢中所罗列的内容以外,论文中不包含其他人已经发表或撰写过的研究成 果;也不包含为获得西安电子科技大学或其它教育机构的学位或证书而使用过的 材料。与我一同工作的同志对本研究所做的任何贡献均已在论文中做了明确的说 明并表示了谢意。 申请学位论文与资料若有不实之处,本人承担一切的法律责任。 本人签名: 日 期: 西安电子科技大学 关于论文使用授权的说明 本人完全了解西安电子科技大学有关保留和使用学位论文的规定,即:研究 生在校攻读学位期间论文工作的知识产权单位属西安电子科技大学。学校有权保 留送交论文的复印件,允许查阅和借阅论文;学校可以公布论文的全部或部分内 容,可以允许采用影印、缩印或其它复制手段保存论文。同时本人保证,毕业后 结合学位论文研究课题再撰写的文章一律署名单位为西安电子科技大学。 (保密的论文在解密后遵守此规定) 本学位论文属于保密,在 年解密后适用本授权书。 本人签名: 导师签名: 日 期: 日 期: 摘要 摘要 西安电 西安电子科技大学硕士学位论文 I I PAGE PAGE VI 摘要 视频监控是安全防范系统的重要组成部分,它是一种防范能力较强的综合系 统,并随着计算机网络以及图像处理技术的飞速发展而广泛应用于军事、医疗、 生产等许多场合。本文研究设计了一种基于 FPGA(Field Programmable Gate Array, 可编程逻辑器件)的实时视频图像采集与 VGA(Video Graphics Array,视频图像 阵列)显示系统,图像采集和显示速率分别为 25 帧/秒和 60 帧/秒,像素为 640*480, 并给出了不同速率设备通讯的一种处理机制和优化设计目标的方法。 实时视频图像采集与 VGA 显示系统主要包括编码芯片配置、视频图像采集、 帧存控制、格式转换和图像显示五个模块。系统的 I2C 时序采用硬件描述语言通 过 FPGA 实现,无需使用专用的 I2C 硬件电路,降低了硬件系统的复杂度;此外 在快慢速率设备处理上,采用乒乓操作和状态机联合的设计方法,不仅解决了速 率匹配问题,而且降低了设计复杂度,优化了设计目标。该系统中的编码芯片配 置模块产生 i2c(Inter-Integrated Circuit)协议来初始化芯片,视频图像采集模块提 取有效视频图像信号,帧存控制模块用于图像数据存储,格式转换模块完成信号 格式转换,图像显示模块实现视频图像显示;帧存控制模块给出了不同速率设备 通讯的一种处理机制,使采集速率为 25 帧/秒的慢设备能够满足显示速率为 60 帧/ 秒的快设备要求,不仅简化了设计任务,而且优化了设计结果。 最后,对系统进行了测试案例仿真、综合以及代码覆盖率分析,结果表明系 统时序正常,功能设计正确,资源使用率仅占 9%,最高工作速率可达 100MHz, 且代码覆盖率达到 95%,实现了图像采集与显式功能,达到了预期的设计指标。 关 键 字:FPGA, 视频图像采集, 图像编码芯片, VGA 显示 论文类型:应用基础研究类 AB ABSTRACT 西安电 西安电子科技大学硕士学位论文 III III PAGE P

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档