第四章 腾存储器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章 腾存储器

* ③确定译码方法并画出地址位图。 * 由于两类芯片的容量不同,则片内寻址所需的地址位数不同,RAM需要12根,ROM需要11根。于是用于片选译码的地址线位数也不同。 鉴于这种情况,有两种译码方法可用: 一、是各自设计独立的片选译码电路。 二、是先按大容量芯片进行一次译码,并把译码输出的一部分直接作为大容量芯片的片选。另一部分译码输出则与对小容量芯片来说也应参加片选的地址线共同进行二次译码,以产生小容量芯片的片选信号。 现在我们采用二次译码法。 * 先按4KB容量RAM芯片进行片选译码,只能用地址线A15~A12,使用A14~A12通过3-8译码器可输出8个信号。 将其中5个用于5片RAM的片选信号,另外2个会同小容量ROM芯片所需的片选地址线A11进行二次译码,产生4个ROM芯片的片选信号。剩余1根译码输出留作以后系统扩充时使用。 地址线A15的值固定为0,故可用于作译码允许控制。 据此分析,可画出地址位图如下: * ④根据地址位图,可画出相应的地址译码电路图如下: * 三、存储器与控制总线、数据总线的连接 * 1. 存储器与控制总线的连接 ⑴ROM是只读,可用同一引脚CS实现片选和存储器读控制。 ⑵RAM是可读写,需增加有关控制引脚。方法有二: ①使用一条写允许线WE。在CS=0的前提下, WE=1为读;WE=0为写。 ②使用CE作芯片选通,OE和WE分别控制读、写。 在CE(接CS信号)=0的前提下,OE(接RD信号)=0为读;WE(接WR信号)=0时为写。 ⑶存储芯片应尽量选高速的。对慢速芯片应在接口电路中设计等待信号发生器,以在读写时向CPU发出等待请求信号。 2. 存储器与数据总线的连接 * 微机系统以字节为单位存取数据,其内存必须以8位为一个存储单元。字长不足8位的芯片,在构成内存时,须用多片并构,以形成具有8位字长的存储单元。 6.3 主存储器接口 * 存储芯片的类型不同,其接口特性也不同,在使用前应查阅有关技术资料。 一、EPROM与CPU的接口 常用的Intel公司EPROM芯片产品: 2716: 16K位(2K×8bit),24脚双列直插式 27C16:高速16K位(2K×8bit),24脚双列直插式 2732: 32K位(4K×8bit) ,24脚双列直插式 2764: 64K位(8K×8bit) ,28脚双列直插式 27128:128K位(16K×8bit) ,28脚双列直插式 27256:256K位(32K×8bit), 28脚双列直插式 27512:512K位(64K×8bit),28脚双列直插式 27010:1M位(128K×8bit),32脚双列直插式 27C010:高速1M位(128K×8bit),32脚双列直插式 1. Intel2716的芯片特征(外部引脚与内部结构) * * 注:芯片中的16K位被分成8个16×128的矩阵,地址译码时,低4位地址线进行Y译码生成16条列选线,高7位地址线用于X译码,生成128条行选线。行列选线在每个矩阵中选出相应的1位,构成一个字节输出。 * * 2. 2716与8位的CPU接口方法(常用的有三种,如图) * 由上图可见: ①地址线、数据线分别与相应的地址总线、数据总线直接相连。 ②VCC接+5V,Vpp由开关控制在不同工作方式下的+25V和+5V之间的切换。 ③CE和OE则分别由CPU高位地址总线和控制总线译码产生。 3. 例:要求用2716EPROM为某8位CPU设计32KB的ROM存储器。已知该CPU有16位地址线、8位数据线、访存信号M、读信号RD。试画出EPROM与CPU的连接图。 * 分析: ①一片2716的容量为2KB,需要16片。 ②2716片内寻址需要地址线11根,用系统地址总线A10~A0直接接入。 ③16个芯片需要16个片选信号,使用高位地址线A14~A11接入4-16译码器来产生片选CE。这样对未选中的芯片其CE为高电平,该芯片处于节电的功率下降状态。 ④OE由RD信号接入,实现读允许。 * ⑤两个选通端STA、STB的有效信号为低电平,用A15接STA就使32KB的EPROM的地址范围在0~7FFFH,无地址重复的问题。高32KB地址空间可用于系统的RAM地址。 二、SRAM与CPU的接口 * 常用的Intel公司SRAM芯片产品: ①2114:存储容量为4K位(1K×4bit) ②2128:2K×8bit ③6116:2K×8bit ④6264:8K×8bit ⑤61256:32K×8bit ⑥64c512,74512:64K×8bit 1. Intel 2114的芯片特性 *

文档评论(0)

186****0772 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档