南理工EDA数字钟实验报告.docxVIP

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
南京理工大学 EDA(Ⅱ)实验报告 ——多功能数字时钟 学院: 电光学院 学号: 914104****** 姓名: *** 指导老师:谭雪琴 2016年10月30日 摘要 本实验主要是对所学习的数字逻辑电路知识的综合应用,利用QuartusII9.1软件并采用FPGA芯片,对多功能数字时钟进行设计、仿真和调试。该数字时钟具有二十四小时显示、星期显示、校分校时、清零保持和整点报时等功能。 本系统按照模块设计思想,对每一个功能独立设计电路并封装,设计方法使用了原理图设计,充分发挥其简洁明了、层次清晰等自优点,得到性能完善的电路模块。 关键字:数字钟 QUARTUSⅡ VHDL Smart SOPC实验箱 Abstract This experiment is mainly to learn the knowledge of digital logic circuit integrated application, the use of QuartusII9.1 software and FPGA chip, multi-function digital clock design, simulation and debugging. The digital clock with a 24-hour display, week display, school hours, clear and maintain the whole point of time and other functions. According to the module design idea, this system designs the circuit and package for each function independently. The design method uses the schematic design, fully displays its advantages such as concise and clear, the level is clear and so on, and obtains the perfect circuit module. Keywords: Digital Clock Quartus II VHDL SmartSOPC 第 目录 TOC \o 1-3 \h \z \u HYPERLINK \l _Toc469177057 一、 设计要求 PAGEREF _Toc469177057 \h 2 HYPERLINK \l _Toc469177058 二、 电路工作原理 PAGEREF _Toc469177058 \h 2 HYPERLINK \l _Toc469177059 三、 各子模块设计 PAGEREF _Toc469177059 \h 3 HYPERLINK \l _Toc469177060 1. 时钟信号发生模块 PAGEREF _Toc469177060 \h 3 HYPERLINK \l _Toc469177061 2. 计时模块 PAGEREF _Toc469177061 \h 6 HYPERLINK \l _Toc469177062 3. 快速校分电路 PAGEREF _Toc469177062 \h 8 HYPERLINK \l _Toc469177063 4. 显示译码电路 PAGEREF _Toc469177063 \h 10 HYPERLINK \l _Toc469177064 5. 整点报时电路 PAGEREF _Toc469177064 \h 12 HYPERLINK \l _Toc469177065 6. 消颤电路 PAGEREF _Toc469177065 \h 13 HYPERLINK \l _Toc469177066 四、 调试 PAGEREF _Toc469177066 \h 13 HYPERLINK \l _Toc469177067 五、 编译下载 PAGEREF _Toc469177067 \h 14 HYPERLINK \l _Toc469177068 六、 实验结果 PAGEREF _Toc469177068 \h 14 HYPERLINK \l _Toc469177069 七、 实验总结 PAGEREF _Toc469177069 \h 14 HYPERLINK \l _Toc469177070 参考文献 PAGEREF _Toc469177070 \h 15 设计要求 本实验要求利用QuartusII软件设计一个数字钟,并下载到SmartSOPC实验系统中。该数字计时器

文档评论(0)

zyg_2930102 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档