- 1、本文档共41页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
§5—2 时序电路的设计 1、同步计数器的设计 【例1】 状态表: 电路图 检查能否自启动 选用J—K触发器 方法二:直接从次态求驱动方程 2、一般同步时序电路的设计 状态图 【例2】 状态图 X/Z 【例1】 状态化简: 如前面【例2】 求控制函数(驱动方程)和输出函数 控制函数和输出函数卡诺图 方法二 电路图: 例: 用主—从J—K触发器构成的同步二进制集成化计数器74??161 74??161波形图 集成芯片管脚图 3、集成计数器的应用 方法二 2)置“0”方式 方法二:用并行输入端反馈置“0” 【例】 方法二:综合因子法 例:试用中规模集成四位二进制计数器74161实现模193计数器。 分析题图所示电路,指出是几进制计数器。 5、集成化的异步计数器 74??290 二—五分频十进制异步计数器 74??290功能表 74??290的应用 74??290的应用 【例1】 【例2】 例 74LS161 74LS161 (5×16+5=85)八十五进制计数器 74??290 二—五分频十进制异步计数器 74??92 二—六分频十二进制异步计数器 74??93 二—八分频十六进制异步计数器 可预置的2—8—16异步计数器 R9(1) R9(2) R0(1) R0(2) CP1 CP2 R0A R0B S9A S9B 异步清零,不需要时钟。 没有保持功能,不 能同步扩展。 4 1 2 3 5 6 7 8 9 10 11 12 13 14 GND Vcc 74??290 9A NC 9B NC 0A 0B 2 1 Q 3 Q 0 Q 1 Q 2 CP CP R R S S R0B S9A S9B Q0 n+1 Q1 n+1 Q2 n+1 Q3 n+1 0 0 0 0 0 0 0 0 1 0 0 1 R0A 1、当输出Q0与输入CP2相连, 计数脉冲从CP1输 入时, 电路作8421计数。 CP Q3Q2Q1Q0 CP 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 9 1 0 0 1 10 0 0 0 0 8421码 . CP1 CP2 Q0 Q1 Q2 Q3 74??290 R0A S9A . 2、当输出Q3与输入CP1相连, 计数脉冲从CP2输 入时, 电路作5421计数。 Q0Q3Q2Q1 CP 0 0 0 0 0 1 0 0 0 1 2 0 0 1 0 5421码 3 0 0 1 1 4 0 1 0 0 5 1 0 0 0 6 1 0 0 1 7 1 0 1 0 8 1 0 1 1 9 1 1 0 0 10 0 0 0 0 CP . . CP1 CP2 Q0 Q1 Q2 Q3 74??290 R0A S9A 用74??290构成六进制计数器。 CP1 CP2 Q0 Q1 Q2 Q3 74??290 R0A R0B S9A S9B CP . . . . CP1 CP2 Q0 Q1 Q2 Q3 74??290 R0A R0B S9A S9B CP . . . . CP 1 2 3 4 5 6 7 Q3 Q2 Q1 Q0 毛刺 . 1 * * 一、同步时序电路的设计步骤: 根据设计要求建立状态转换图或原始状态图。 进行状态化简。 画电路图。 进行状态分配。 写出驱动方程和输出方程。 若是计数器,检查电路能否自启动。 对CP脉冲计数,一个脉冲变化一次状态 计数器的种类: 同步计数器,异步计数器 加法计数器(加1,加2等), 减法计数器(减1,减2等), 可逆计数器等 二进制计数器(模为2n),十进制计数器,任意进制计数器等 计数器是应用最多的一类标准器件 设计一个同步六进制计数器。 1、状态图 S0 S1 S2 S3 S4 S5 2、状态分配(状态编码) 000 001 010 011 100 101 加法计数器 自然态序编码 101 100 011 010 001 000 减法计数器 111 100 000 110 001 010 注意:状态分配方式不同,所设计的电路结构也不同。 Q2Q1Q0 0 0
文档评论(0)