第1讲-可编程逻辑器件原理.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第1讲 可编程逻辑器件原理 水声工程学院 课程简介 《数字电子技术电路》为基础:复习数字电路的基本原理,并与可编程逻辑器件原理相结合。 《CPLD/FPGA设计及应用》:面向实际工程应用,紧跟技术发展,掌握数字系统新的设计方法。 《数字信号处理》:面向工程信号处理应用的,由FPGA代替DSP来实现算法,提高系统的速度。 课程宗旨 更新数字电路的设计观念,建立用PLD器件取代传统TTL器件设计数字电路的思想 更新数字系统设计手段,学会使用硬件描述语言(Hardware Description Language)代替传统的数字电路设计方法来设计数字系统。 可编程逻辑器件的定义 逻辑器件:用来实现某种特定逻辑功能的电子器件,最简单的逻辑器件是与、或、非门(74LS00,74LS04等),在此基础上可实现复杂的时序和组合逻辑功能。 可编程逻辑器件(PLD--Programmable Logic Device):器件的功能不是固定不变的,而是可根据用户的需要而进行改变,即由编程的方法来确定器件的逻辑功能。 课程内容 器件为什么能够编程 了解大规模可编程逻辑器件的结构及工作原理 怎样对器件编程 熟悉一种EDA软件的使用方法(工具) 以Altera公司的QuartusII为例 掌握一种硬件描述语言(方法),以设计软件的方式来设计硬件(重点) 以VHDL语言为例 数字电路课程的回顾 布尔函数--数字系统数学基础(卡诺图) 数字电路设计的基本方法 组合电路设计 问题?逻辑关系?真值表?化简?逻辑图 时序电路设计 列出原始状态转移图和表?状态优化?状态分配?触发器选型?求解方程式?逻辑图 数字电路课程的回顾 使用中、小规模器件设计电路(74、54系列) 编码器(74LS138) 译码器(74LS154) 比较器(74LS85) 计数器(74LS193) 移位寄存器(74LS194) ……… 数字电路课程的回顾 设计方法的局限 卡诺图只适用于输入比较少的函数的化简。 采用“搭积木”的方法进行设计。必须熟悉各种中小规模芯片的使用方法,从中挑选最合适的器件,缺乏灵活性。 设计系统所需要的芯片种类多,且数量很大。 数字电路课程的回顾 采用中小规模器件的局限 电路板面积很大,芯片数量很多,功耗很大,可靠性低--提高芯片的集成度 设计比较困难--能方便地发现设计错误 电路修改很麻烦--提供方便的修改手段 PLD器件的出现改变了这一切 PLD出现的背景 电路集成度不断提高 SSI?MSI?LSI?VLSI 计算机技术的发展使EDA技术得到广泛应用 设计方法的发展 自下而上?自上而下 用户需要设计自己需要的专用电路 专用集成电路(ASIC-Application Specific Integrated Circuits)开发周期长,投入大,风险大 可编程器件PLD:开发周期短,投入小,风险小 数字电路课程的回顾 数字电路课程的回顾 数字电路课程的回顾 数字电路课程的回顾 PLD器件的优点 集成度高,可以替代多至几千块通用IC芯片 极大减小电路的面积,降低功耗,提高可靠性 具有完善先进的开发工具 提供语言、图形等设计方法,十分灵活 通过仿真工具来验证设计的正确性 可以反复地擦除、编程,方便设计的修改和升级 灵活地定义管脚功能,减轻设计工作量,缩短系统开发时间 保密性好 PLD的发展趋势 向高集成度、高速度方向进一步发展 最高集成度已达到400万门 向低电压和低功耗方向发展,5V?3.3V?2.5V?1.8V?更低 内嵌多种功能模块 RAM,ROM,FIFO,DSP,CPU 向数、模混合可编程方向发展 PLD器件的分类--按集成度 低密度 PROM,EPROM,EEPROM,PAL,PLA,GAL 只能完成较小规模的逻辑电路 高密度,已经有超过400万门的器件 EPLD ,CPLD,FPGA 可用于设计大规模的数字系统,集成度高,甚至可以做到SOC(System On a Chip) PLD器件的分类--按结构特点 基于与或阵列结构的器件--阵列型 PROM,EEPROM,PAL,GAL,CPLD CPLD的代表芯片如:Altera的MAX系列 基于门阵列结构的器件--单元型 FPGA PLD器件的分类--按编程工艺 熔丝或反熔丝编程器件--Actel的FPGA器件 体积小,集成度高,速度高,易加密,抗干扰,耐高温 只能一次编程,在设计初期阶段不灵活 SRAM--大多数公司的FPGA器件 可反复编程,实现系统功能的动态重构 每次上电需重新下载,实际应用时需外挂EEPROM用于保存程序 EEPROM--大多数CPLD器件 可反复编程 不用每次上电重新下载,但相对速度慢,功耗较大 PLD的逻辑符号表示方法 PROM结构 与阵列为全译码阵列,器件的规模将随着输入信号数

您可能关注的文档

文档评论(0)

shujukd + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档