- 1、本文档共63页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
fpga可配置端口电路的设计微电子学与固体电子学专业论文
FPGA可配置端口电路的设计关键词:现场可编程门阵列端口电路边界扫描电路Cadence仿真
FPGA可配置端口电路的设计
关键词:现场可编程门阵列端口电路边界扫描电路Cadence仿真
IIIAbstract
III
Abstract
Port circuits can be configured FPGA chip and the external circuit connecting key hub,it has many functions:chip-to·chip data transfer in(including the acquisition ofthe input signal and output signal output),the voltage conversion of the external Chip drive, completion ofthe test functions,as well as chip-to—chip circuit protection.
In this paper,using a top·down and bottom of the design method,based 011 port circuit can be configured to achieve the functional and working principle,the use of Cadence Design software,the combination of CRC,the 0.5∥m process,designed a performance、timing、power on the whole inferior xilinx4006e port circuit.On the
following main aspects:
1.Port circuit signal based on the collection and output register,the paper port circuit design can be configured to set a singe-or dual—edge along the trigger,and completed Vcdlog_XL and Hspice functional and timing simulation,and set-up time is less than 5 11s and maintain 0 ns time around.And xilinx4006e compared to satisfy the design requirements.
2.TAP Controller based on the working principle and its 1 6 state machine conversion control of the state machine 1 6 completed the conversion of the class described and the achievement of capture,shiR,output,update and major functional
simulation.
3.Based on the boundary-scan circuit Trigger Cascade framework of this,a boundary-scan design of the circuit,and Bse Verilo盥and Hspice,and conduct
functional and timing simulation.To test the chip circuit design requirements.
4.To port circuit speaking,sometimes,the CLB will need to output data to achieve XOR、NOR、 And and OR.So the functions of this paper using quadratic function of the output circuit structure to achieve the above functions,and use Hspice and Verilog■L to the functional and timing simulation.Meet the design requirements.
5.To 0.5∥m process,the input voltage is usually 5 V and
您可能关注的文档
- 三言两拍叙事艺术研究文艺学专业论文.docx
- 带斜面的网架整体结构相互作用分析结构工程专业论文.docx
- 出港集装箱装载方案研究交通运输规划与管理专业论文.docx
- 包覆型稳定性高铁酸钾的制备及其性能研究材料工程专业论文.docx
- 副溶血性弧菌分离株毒力相关基因分布特征及脉冲场凝胶电泳分型水生生物学专业论文.docx
- 工程硕士研究生培养质量自我评估指标体系的研究教育技术学专业论文.docx
- 绿色建筑实施推广的体制机制研究管理科学与工程专业论文.docx
- 蛋白质晶体学中的直接法研究凝聚态物理专业论文.docx
- web应用服务安全性研究及解决方案通信与信息系统专业论文.docx
- web应用服务安全性分析及解决方案计算机应用技术专业论文.docx
文档评论(0)