学习课件第4章组合逻辑电路(2).ppt

  1. 1、本文档共100页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2. 计算机输入/输出接口地址译码电路 功能: 从多路输入数据中选择其中的一路送至输出端. 数据选择器简称MUX,数据选择器的数据输入端数称为 通道数. 4.4 数据选择器 数据选择器功能示意图: 选择信号 (地址码)输入 数据输入 数据输出 4.4.1 数据选择器的电路结构 以四选一数据选择器为例讨论 功能表 A1 A0 Y 0 0 D0 0 1 D1 0 D2 1 1 D3 输出函数表达式: Y= (A1A0)D0+ (A1A0)D1 + (A1A0)D2+ (A1A0)D3 Y=ΣmiDi i=0 3 地址 数据 输出 ≥1 1 A0 A1 D0 D1 D2 D3 Y 1 电路图: 数据选择器通道扩展:由四选一数据选择器组成 十六选一数据选择器的例子 Z Y A1 A0 D0 D1 D2 D3 Y A1 A0 D0 D1 D2 D3 Y A1 A0 D0 D1 D2 D3 Y A1 A0 D0 D1 D2 D3 Y A1 A0 D0 D1 D2 D3 A1 A0 A3 A2 I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 I10 I11 I12 I13I14 I15 4.4.2 通用数据选择器集成电路 输入数 TTL CMOS(数字) CMOS(模拟) ECL 16 74150 4515 4067 2×8 74451 4096 8 74151 4512 4051 10164 4×4 74453 2×4 74153 4539 4052 10174 8×2 74604 4×2 74157 4519 10159 常用MUX集成电路 数据选择器的逻辑符号及输入选通端: 以双四选一MUX74153说明之。 EN 0 1 2 3 0 1 } G 0 3 MUX A0 A1 1ST 1D0 1D1 1D2 1D3 2D0 2D1 2D2 2D3 2ST 1Y 2Y 74153 Y=( (A1A0)D0+ (A1A0)D1 + (A1A0)D2+ (A1A0)D3)ST 内部结构由与、或、 非等门组成。 4.4.3 数据选择器应用举例 1. 用数据选择器实现组合逻辑函数 基本思想: 由数据选择器的一般表达式 Y=ΣmiDi 可知,利用地址变量产生所有最小项,通过数据输入信号 Di的不同取值,来选取组成逻辑函数的所需最小项. 例 试用八选一数据选择器74151实现逻辑函数 F(A, B, C)=Σm(0, 2, 3, 5) 解: 待实现的函数为: F(A, B, C)=Σm(0, 2, 3, 5) =ABC+ABC+ABC+ABC 74151的输出表达式为: Y=(A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3 + A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7)ST 比较两式: 令: ST=0 A2=A ; A1=B ; A0=C D0=D2=D3=D5=1 D1=D4=D6=D7=0 Y=F Y=F 0 C A B 1 0 1 1 0 1 0 0 0 1 2 3 4 5 6 7 0 1 2 G 0 7 MUX 74151 EN ST=0 A2=A ; A1=B ; A0=C D0=D2=D3=D5=1 D1=D4=D6=D7=0 Y=F 注意:①用MUX实现逻辑函数时,MUX必须被选通, 即ST=0 ②变量和地址端之间的连接必须正确。 例:试用四选一MUX实现逻辑函数 F=ABC+ABC+ABC+ABC 解:当MUX被选通时,其输出逻辑表达式为: Y= (A1A0)D0+ (A1A0)D1+ (A1A0)D2+ (A1A0)D3 比较两式,令 A1=A;A0=B; D0=1,D1=0,D2=C,D3=C 则

文档评论(0)

新起点 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档