现代微波频率合成器技术.pptVIP

  1. 1、本文档共42页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
现代微波频率合成器技术 讲座 教师 刘光祜 Liu Guanghu 第一章 频率合成器基本指标 频率合成——由一个参考频率通过电路技术产生一个或多个频率信号的 技术。 参考频率源——高稳定、高纯频谱基准源,一般是XO、TCXO、OCXO 一、频率合成器主要指标 1、单边带相位噪声 L(fm) (1)基本概念: 因噪声对输出频率随机调角造成输出频率的瞬时随机抖动(短期频率稳定度),主谱两侧产生噪声边带; 在时域,可用阿仑方差表征这种短期频率稳定度; 在频域,可用相位噪声表征瞬时频率稳定度; 短稳与相噪可以换算 Ulrich L.Rohde:【Microwave and Wireless Synthesizers Theory and Design】 相位噪声单位:dBc/Hz @ Hz。 (2)LC反馈振荡器关于相位噪声的Leeson模型及结论 * 推论 :振荡器后接高QH谐振器可使谐振器带外 振荡管 应采用低噪声管,且fc(闪烁噪声)要低。 低和高QL振荡器相位噪声谱(幂律谱)的区别: 相位噪声的重要性(举例) (1)接收机本振相噪因“倒易混频”进入中频通带; (2)AMTI/PD雷达中载波相噪会降低“改善因子”; (3)复杂数字调制(如QAM)接收机中,本征相噪下降,误码率增加 2、非谐波杂散 (1)基本概念: * 除输出频率之外的其它寄生信号(不含噪声)相对于主谱的最大功率。 *单位:dBc; *杂散一般是以寄生调频边带形式产生(见图六b) . 3、跳频时间 (1)基本概念:频综从f1跳至f2,在误差范围内所需时间,数量级:μs~ms; (2)跳频时间的重要性:捷变频体制; (3)跳频时间测量:调制域分析仪、信号分析仪、存贮示波器; 二、频率合成器的其他指标 4、频率漂移 (1)频率温漂 ppm(10-6)(工作温度范围) (2)频率时漂(老化率) ppm/时间——长期频率稳定度 频率漂移由频率合成器的参考源唯一确定。 5、输出频率和分辨率(步长) 窄带源、宽带源、点频源 6、谐波抑制 谐波是波形指标,并非寄生杂散 7、输出功率及功率波动 功率波动指标较高时,需要稳幅 8、跳频方式:串口、并口 9、负载牵引:输出口指标对负载的敏感度,可用隔离器输出消除。 第二章 直接频率合成(DS) 直接频率合成是只采用非线性单元电路(混频、分频、倍频等)实现频率合成的技术。 一、放大器对输出相噪的影响 1、加性噪声会引起的放大器相位噪声 … 2、闪烁噪声 (1/ fc噪声) 闪烁噪声成因复杂,它使近端相噪基底抬高。 二、混频器输出的相位噪声 一个问题: 20lgN的恶化是否不能超越?否 第三章 锁相频率合成(PLL FS) 一、数字分频PLL频率合成器基本原理 二、PLL FS IC主流技术之一 ——双模前置分频(吞脉冲技术) 三、PLL FS IC主流技术之二 ——电荷泵输出PFD 采用电荷泵PD后的PLL相位模型: LF的传递函数因电荷泵而成为阻抗函数: 四、输出相位噪声估算 五、主要杂散与跳频时间 鉴相杂散——IN-PLL-FS的最主要杂散; 分数杂散——FN-PLL-FS的最主要杂散; 跳频时间τ 环路带宽wn 增加, τ减小,但上述两种杂散会增加 ; PLL FS的跳频时间一般数十μs以上 wn选取原则: 应用:* PLL FS IC的典型产品——PE3236 *模拟PLL:采用分立的PFD,其底噪可低至-230dBc/Hz以下; 七、分数分频锁相频率合成(FN-PLL-FS) ——PLL FS主流技术之三 特点:* 步长fPD,实现了细步长,但并未降低相噪(仍用22页公式); * 分数杂散出

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档