通信报告汉明编译码.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信报告汉明编译码.doc

汉明编译码实验 1、 通过实验,进一步了解差错控制的概念; 2、 通过纠错编解码实验,加深对纠错编解码理论的理解; 3、 加深对hanming码的产生、加错、纠错、译码的过程。 实验仪器 K JH5001通信原理综合实验系统一台 2、 20MHz双踪示波器一台 3、 JH900I型误码测试仪(或GZ9001型)一台 实验原理 差错控制编码的基本作法是:在发送端被传输的信息序列上附加一些监督码 元,这些多余的码元与信息之间以某种确定的规则建立校验关系。接收端按照既 定的规则检验信息码元与监督码元之间的关系,一旦传输过程中发牛差错,则信 息码元与监督码元之间的校验关系将受到破坏,从而可以发现错误,乃至纠正错 误。 通信原理综合实验系统屮的纠错码系统采用汉明码(7, 4)。所谓汉明码是 最小码距d=3 最小码距d=3 纠错能力t=l 码长 n=2m-1 信息码位 k=2n-m-1 监督码位 r=n~k 这里ni 这里ni位22的正整数, 给定m后,既可构造出具体的汉明码(n, k)0 用a6、a5、a4 a3代表4个信息元,a2、al aO三个监督码元可表示为: a2=a6+a5+a4 al=a6+a5+a3 a0=a6+a4+a3 汉明译码的方法,可以采用计算校正子,然后确定错误图样并加以纠正的方 法。校正子可表示为: sl=a6+a5+a4+a2; s2=a6+a5+a3+al s3=a6+a4+a3+a0 S的值与错码位置对应关系为: S 错码位置 S 错码位置 001 a0 101 a4 010 al 110 a5 100 a2 111 a6 011 a3 000 无错 表一 图9.1和图9.2给岀汉明编码器和译码器电原理图。 表9.1 (7, 4)汉明编码输入数据与监督码元生成表 4位信息位 细,a5,迦,a3 3位监督码元 02, ai, ao 4位信息位 a6, a5,如,a3 3位监督码元 a2, ai, a0 0000 000 1000 101 0001 Oil 1001 110 0010 110 1010 Oil 0011 101 1011 000 0100 111 1100 010 0101 100 1101 001 0110 001 1110 100 0111 010 mi 111 表9.1为(7, 4)汉明编码输入数据与监督码元生成表。编码输出数据最先输出是%bit, 其次是a5、a4 ,最后输出a()位。 图9.2汉明译码器电原理图 图9.2汉明译码器电原理图 程序设计 1、设计分析 首先根据实验要求绘制出框图。如下: 图1 吋钟产生框图 实验的输入吋钟为14.336MHz,编码输入的码元速率为32kbps,生成的4位 m序列码元信息,再经编码器后变成7位汉明码发送,码元速率为32*7/4=56kbps。 故需要将14.336MHz时钟进行448和256分别分频得到32kHz和56KHz时钟。 图2汉明编译码过程框图 2、程序清单 声明部分 module tt(clk,m_out,h_out,im_out); input elk; output reg m_out; output reg h_out; output reg im_out; reg m_clk; reg h_clk; reg[3:0] m_reg; reg[6:0] h_reg; reg[6:0] h_reg2; reg[3:0] m; reg[7:0] cntl; reg[7:0J cnt2; reg[ 1:0] m_cnt; reg[2:0] h_cnt; reg[l:0] im_cnt; reg[2:0| ih_cnt; reg[6:0J ih_reg; reg[3:0] im_reg; reg[3:0] im_reg2; reg[2:0] si; reg[2:0] s2; reg[7:0] e_cnt; 、时钟产生模块 〃224分频,32kHz吋钟 always @(posedge elk) begin if(cntl==8*d223) begin m_clk 二?m_clk; cntl=8d0; end else cntl=cntl+8dl; end //128分频,56kHz时钟 always @(posedge elk) begin if(cnt2==8*dl27) begin h_clkv=~h_clk; cnt2=8*d0; end else cnt2=cnt2+8dl; end 分析:木模块将原木的14.336MHz时钟,分别经过224和128分频产生32kHz 时钟和56kHz时钟。通过对时钟上升沿的计数来将寄存器值翻转实现分频。 、m序列产生模块 always @(posedge m_clk) begin i

文档评论(0)

ggkkppp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档