半导体存储电路半导体存储电路.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章半导体存储电路 第五章半导体存储电路 本章目录 5.1 概述 5.2 SR锁存器 5.3 触发器 5.4 寄存器 5.5 存储器 2017-9-3 第五章半导体存储电路 1 §5.1 概述 1 存储电路 •存储单元:只能存储一位数据的电路; •寄存器:存储一组数据的存储电路; •存储器:存储大量数据的存储电路。 2 存储单元分类 ——静态存储单元 由门电路连接而成,包括各种结构的锁存器和触发器, 利用正反馈原理存储数据。 ——动态存储单元 利用电容的电荷存储效应存储数据。 2017-9-3 第五章半导体存储电路 2 §5.2 SR锁存器 一、电路结构与工作原理 1 电路结构 定义:SD 为置位端或置1输入端,RD 为复位端或置0输入端; Q 1, Q′ 0为锁存器的“1”状态, Q 0, Q′ 1为锁存器的“0”状态 2017-9-3 第五章半导体存储电路 3 §5.2 SR锁存器 2 工作原理 (1)SD =1,RD =0; Q=1 , Q=0 SD =1信号消失以后,电路保持1状态不变。 (2 )SD =0,RD =1; Q=0 , Q=1 RD =1信号消失以后,电路保持0状态不变。 SD RD Q Q * 0 0 0 0 (3 )SD =RD =0; 电路维持原来的状态不变。 0 0 1 1 1 0 0 1 (4 )SD =RD =1; Q=Q=0 1 0 1 1 0 1 0 0 SD和RD信号同时消失以后,电路状态无法确定。 0 1 1 0 正常工作时的约束条件:S R =0 1 1 0 0① D D 1 1 1 0① 2017-9-3 第五章半导体存储电路 4 §5.2 SR锁存器 3 用与非门构成SR 锁存器 ′ ′ SD RD Q Q * 1 1 0 0

您可能关注的文档

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档