- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
西 南 交 通 大 学
信 息 科 学 与 技 术 学 院
通 信 工 程 专 业
工 程 实 习 报 告
——(psk调制解调器的FPGA实现)课题设计报告
年 级: 2010
学 号:
姓 名: 刘 妍
专 业: 通信工程
二零一三年七月
(psk调制解调器的FPGA实现)总体设计
基本原理
PSK调制原理
相移键控(PSK):一种用载波相位表示输入信号信息的调制技术。移相键控分为绝对移
相和相对移相两种。以未调载波的相位作为基准的相位调制叫作绝对移相。以二进制调相
为例,取码元为“1”时,调制后载波与未调载波同相;取码元为“0”时,调制后载波与未调载波反相;“1”和“0”时调制后载波相位差180度。
PSK 调制原理图:
PSK 解调原理
2PSK信号的解调只能用相干解调一种形式。解调原理框图及波形如图所示:
二、详细设计
顶层模块
module bpsk(
clk,
reset_n,
clk_DA,
blank_DA_n,
sync_DA_n,
dataout,
dm_out
);
input clk ;
input reset_n ;
output clk_DA ;
output blank_DA_n;
output sync_DA_n ;
output [ 7 : 0 ] dataout ;
output [ 7 : 0 ] dm_out;
wire [ 6 : 0 ] address ;
wire dataoutm ;
wire clk1 ;
wire [ 7 : 0 ] dataout;
counter COUNTER(
.clk ( clk ),
.reset_n (reset_n),
.count (count),
.clk1 ( clk1 )
);
PN_Seq PN_SEQ(
.clk1 ( clk1 ),
.reset_n ( reset_n ),
.dataoutm ( dataoutm )
);
Controller CONTROLLER(
.clk ( clk ),
.reset_n ( reset_n ),
.dataoutm ( dataoutm),
.address ( address ),
.clk_DA ( clk_DA ),
.blank_DA_n( blank_DA_n ),
.sync_DA_n ( sync_DA_n )
);
LookUpTable LOOKUPTABLE (
.clk ( clk ),
.reset_n ( reset_n ),
.address ( address ),
.dataout ( dataout )
);
depsk depsk(
.clk (clk),
.reset_n (reset_n),
.data (dataout),
.dataout (dm_out)
);
endmoduleendmodule
分频模块
module counter(clk,reset_n,count,clk1);
input clk,reset_n;
output clk1;
output[6:0] count;
reg clk1;
reg[6:0] count;
parameter N = 128;
always @ (posedge clk or negedge reset_n )
if(! reset_n)
begin
count = 1b0;
clk1 = 1b0;
end
else if ( count 63)
begin
cou
文档评论(0)