北京邮电大学数字电路与逻辑设计实验报告..pdfVIP

北京邮电大学数字电路与逻辑设计实验报告..pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北京邮电大学数字电路与逻辑设计 实验报告 学院:xxxx 学院 姓名:xxx 班级:xxxxxxxxxx 1 / 28 学号:xxxxxxxxxx 实验一 Quartus II 原理图输入法设计与实现 一、 实验目的 (1) 熟悉用Quartus II 原理图输入法进行电路设计和仿真; (2) 掌握Quartus II 图形模块单元的生成与调用; (3) 熟悉实验板的使用。 二、 实验所用仪器及元器件 (1)计算机; (2)直流稳压电源; (3)数字系统与逻辑设计实验开发板。 三、 实验任务要求 (1)用逻辑门设计实现一个半加器,仿真验证其功能,并生成新的半加 器图形模块单元。 (2)用实验 (1)中生成的半加器模块和逻辑门设计实现一个全加器, 仿真验证其功能,并下载到实验板测试,要求用拨码开关设定输入 信号,发光二极管显示输出信号。 (3)用3 线-8线译码器 (74LS138)和逻辑门设计实现函数,仿真 验证其功能,并下载到实验板测试。要求用拨码开关设定输入信号, 发光二极管显示输出信号。 四、 实验原理图及仿真波形图 2 / 28 (1)半加器 【实验原理图】 XOR a INPUT VCC OUTPUT so b INPUT VCC inst AND2 OUTPUT co inst2 【仿真波形图】 【仿真波形图分析】 由波形图可以看出,真值表如下: a b so co 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 由此可得,, 满足半加器的设计要求。 (2)全加器 3 / 28 【实验原理图】

文档评论(0)

134****7356 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档