网站大量收购独家精品文档,联系QQ:2885784924

何宾09EDA原理及应用.ppt

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于原理图的设计输入-添加状态 图7.10 添加clear状态 ● 第七章 基于原理图的设计输入-添加迁移 状态迁移定义了状态机之间的状态变化。状态图中的状态变化用箭头描述。该状态的迁移是无条件的,因此不需要迁移的条件。通过下面的步骤,在clear和zero状态之间添加迁移: 1、在状态图编辑器的界面中,单击图标; 2、单击clear状态图标,然后再单击zero状态图标。可以看到在两个状态之间产生了由clear指向zero的箭头; 3、在状态图编辑器的界面中,单击图标,放弃继续添加迁移; ● 第七章 基于原理图的设计输入-添加迁移 图7.11 添加迁移 ● 第七章 基于原理图的设计输入-添加行为 状态行为描述的是在该状态下的输出的情况,通过下面的步骤将在clear状态中,驱动RST的输出为‘1’: 1、双击clear状态,弹出图7.12的状态对话框。在输出的对话框中输入rst=’1’的条件,当然也可以通过output Wizard生成。 ● 第七章 基于原理图的设计输入-添加行为 2、如果通过output Wizard的工具,在Logic Wizard中输入下面的值dout=rst,constant =’1’。 图7.12 状态对话框 ● 第七章 基于原理图的设计输入-添加复位条件 使用状态复位的特征,为状态机指定复位条件。状态机初始化这个特定的状态,并且当复位条件满足时,进入到下一个给定的状态。当RST或者DCM的lock信号满足条件时,状态机将进入到clear状态。下面的步骤将添加rst信号到状态机中: 1、在状态图编辑器的界面中,单击图标; 2、在clear状态单击鼠标,然后移动到clear状态的圆圈上,单击鼠标,如图7.13所示,这时产生一个状态复位的信号指示箭头; ● 第七章 基于原理图的设计输入-添加复位条件 图7.13 添加复位条件 ● 第七章 基于原理图的设计输入-添加复位条件 3、此时有一个提示出现,“should this reset be asynchronous(yes) or synchronous(no)?”,回答”yes”; 通过上面的步骤,完成了复位条件的添加。 ● 第七章 基于原理图的设计输入-设计输出和添加 ● 第七章 基于原理图的设计输入-设计输出和添加 ● 第七章 基于原理图的设计输入-设计完成 在该设计中,还设计到DCM1模块的建立,ROM模块的建立,Debounce模块的建立,这些模块的建立过程和前面是一样的,在此就不进行详细的说明了。这些模块建立完成后,必须通过Create Schematic Symbol工具生成RTL的符号,这样才能完成顶层原理图的设计。 顶层模块的生成过程和前面原理图的建立过程是一样的,只要遵循前面的步骤即可。 ● 第七章 1、说明基于原理图的设计输入方法。 2、举例说明状态图的设计方法。 3、建立一个基于原理图的设计工程。 第7章 习 题 何宾 2008.09 VHDL语言的出现使得许多PLD设计都是基于VHDL的设计流程,但是基于原理图的设计也有着重要应用。例如,对于一个简单数字系统设计而言,顶层文件使用原理图设计,这样做设计比较直观,容易理解,要比使用HDL例化语句描述简单。该章还是通过秒表的设计示例介绍基于原理图的设计流程。 在这里需要说明的是,一个有经验的EDA设计人员,会使用基于HDL语言、原理图和IP核的混合设计方法完成设计,这些设计方法可能使用在设计的各个模块中,而不会只局限在顶层模块中。 基于原理图的设计输入--主要内容 第7章 第七章 基于原理图的设计输入-工程建立 在建立工程前,需要将示例文件从光盘上拷到创建工程的路径下。该设计完成一个比赛用的秒表计时器。(设计文件通过/support/techsup/tutoria ls/tutorials9.htm资源下载)。下面给出基于原理图设流程的工程建立步骤: 1、在桌面上双击ISE9.2的图标,或者在开始菜单-所有程序-XilinxISE9.1-Project Navigator。在ISE主界面中选择File-New Project。如图7.1所示,桌面出现下面的界面; ● 第七章 基于原理图的设计输入-工程建立 图7.1 创建新工程的界面 ● 第七章 基于原理图的设计输入-工程建立

文档评论(0)

136****3783 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档