基于FPGA的磁盘编译码器设计.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
测试测量技术 基于FPGA的磁盘编译码器设计 Disk andDecoderBasedonFPGA of Encoder Design 崔建华,王希娟,夏玉杰(洛阳师范学院,河南洛阳471022) Cui Normal Jian-hua,WangXi-juan,XiaYu-jie(LnoyangUniveniityt,Henan Laoyan9471022) 摘要:本文针对磁盘数据存储问题.采用FPGA设计了磁盘编译码器。本设计采用状态机进行变长信源宁的 有效识别;利J}|缓冲存储器实现变速输入、恒速输}l{;使用MAX+PLUSlI中的可调参数宏模块LPM—ROM,既 充分利用片内资源.又减少编程量。设计完成后进行r综合仿真.结果表明该编译码器可以正常l:作。 关键词:磁盘;FPC.A;VHDL;游程长度受限码 中图分类号:TN79+I 文献标识码:A 文章编号:1003--0107(2010)10-0019-03 Dndata with diskencoderanddecodorwas used the ^b由lctInthepap日.focusedstoringdtsk.a desIgnedFP(执Indeslgn.state machineis tO sourcedatawithvariableAndn帅thebuffer Can COfl-- adoptedIciantlfy length storagespeedchangedinputoutput inMAX+PLUS11wasusedtoreduce work simulationresultsofthedt3coderanddecoder stantlyLPM—ROM proorammeFinally.the 懈e theresultsindicatedtJlatthe c钔worknorma.y given.and design Xwword=:D=sk:FPGA.VHDL。RLL CLcnumb.r=.TN79+1 Documenteode.A /krlkde帕:10(JEb-O107(2010)10-0019-03 1刖瞢 信源字是首先要解决的一个问题。最简单、易懂凡易于实现的 方法是采用状态机14。在信源识别状态下若读到信息位为0, 随着微电子技术与自动控制技术的发展,越来越多的FP- 则重新进入0状态:否则进入1状态。开始识别下一个信源 GA器件正广泛应用于各种数字信号处理过程。FPGA体积小、 字。另外,还需加t一个初始状态.在此状态下。如果接收到开 实时性好、工作效率高,结合EDA技术的开发平台,可以缩短 始编码的信号,程序就根据读到的信息位选择进入0状态或 开发周期,加快产品的更新换代,并满足高可靠性、小体积、造 1状态。 价低的要求lll。本设计针对磁盘数据存储中的信道调制

文档评论(0)

独行千里 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档