基于FPGA的多路数据采集与传输系统设计.pdfVIP

基于FPGA的多路数据采集与传输系统设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2014.18 微处理器与可编程控制器 基于FPGA的多路数据采集与传输系统设计 李 华,刘宝盈,刘 萌,谢 谦 (商洛学院,陕西商洛,726000) 摘要:为了准确采集8路数据并稳定传输给应用系统,文章设计了一套基于FPGA结合ADC和CAN总线的数据采集与传输系统。 首先,AD 在 FPGA 的控制下将 8 路模拟信号采集并以一位数字信号的形式输出给 FPGA,然后经过串并转换与数据重组,最后 通过 CAN 总线传输给应用系统。实验结果表明,AD 以 50KSPS 采集数据时,系统工作正常。整个系统性能稳定可靠、实时性强, 具有较好的通用性。 关键词 :数据采集;数据传输;多通道;FPGA;CAN总线 中图分类号:TP274 文献标识码:A Design of Multi-Channel Data Acquisition andTransmissionSystem Based on FPGA Li Hua,Liu Baoying,Liu Meng,Xie Qian (Shangluo University,Shangluo,726000,China) Abstract : In order to acquire 8 signals and transmit them to the application system accurately,this paper presents an improved FPGA combined with ADC and CAN bus based data acquisition and transmission system. Firstly,AD is controlled by FPGA to acquire 8 analog signals and convert them to one bit digital signal which is sent to FPGA.Then the serial-to-parallel operation and data reconstruction was used to process the one bit signal.At last,the signal was transmitted to application via the CAN bus system.Experimental results proved,when the conversion rate of ADC128 is 50kSPS,the system can work normally.The system has advantages of reliable and steady function,strong real-time and good universality. Keywords : data acquisition;data transmission;multi-channel;FPGA;CAN bus 0 前言 输出一位数字信号时,将一位信号送入 FPGA 进行串并转换,同时 进行数据重组,用于改变数据格式以适应 SJA1000 的传输需要, 在实际工程应用中,数据采集是最重要的设计环节之一。传 然后将数据通过 SJA1000 协议芯片输出,经 PCA82C250 后传给应 统的设计形式存在一次只采集一路数据且传输距离较短、容易丢 用系统。整个系统充分发挥了 FPGA 并行运算的优势,有效

文档评论(0)

独行千里 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档