实验一CPLD可编程数字信号发生器实验-副本.docVIP

  • 67
  • 0
  • 约2.72千字
  • 约 9页
  • 2019-03-22 发布于湖北
  • 举报

实验一CPLD可编程数字信号发生器实验-副本.doc

实验一?CPLD可编程数字发生器实验 一.实验目的: 1.熟悉各种时钟信号的特点及波形。 2.熟悉各种数字信号的特点及波形。 二.实验内容: 1.熟悉CPLD可编程信号发生器各测量点波形。 2.测量并分析各测量点波形及数据。 3.学习CPLD可编程器件的编程操作。 三.实验器材: 1.信号源模块 2.连接线 3.20M双踪示波器 四.实验原理: ? CPLD可编程模块用来产生实验系统所需要的各种时钟信号和各种数字信号。它由CPLD可编程器件ALTERA公司的EPM240T100C5,下载接口电路和一块晶振组成。晶振JZI用来产生系统内的32.768MHZ主时钟。 1.CPLD数字信号发生器时钟信号产生电路 将晶振产生的32.678MHZ时钟送入CPLD内计数器进行分频,生成实验所需的时钟信号。通过拔码开关S4和S5来改变时钟频率。有两种时钟输出,输出点为“CLK1”“和“CLK2”,S4控制“CLK1”输出时钟的频率,S5控制“CLK2”输出时钟的频率。 2.24位NRZ码产生电路 ?本单元产生NRZ信号,信号速率根据?输入时钟不同自行选择。帧长为24位,其中首位无定义(本实验系统将首位固定为0),第2位到第8位是帧同步码(7位巴克码1110010)。另外16位为2路数据信号,每路8位。此NRZ信号为集中插入帧同步码时分复用信号。光条(U1?U2和U3)对应位亮状态表示

文档评论(0)

1亿VIP精品文档

相关文档