- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东华理工大学信息与电子工程学院 5.2.1 时钟模式寄存器 表5-1 时钟模式寄存器CLKMD 表5-1 时钟模式寄存器CLKMD(续) System Register (SYSR)-07FDh DSP Reset Conditions of the DSP Clock Generator The following sections describe the operation of the DSP clock generator when the DSP is held in its reset state and when the DSP is removed from its reset state. Clock Generator During Reset The DSP can make use of the output clock signal during reset. While the DSP reset signal is held low: The clock generator is in the bypass mode. The output clock frequency is determined by the level of the signal on the CLKMD input pin: CLKMD Signal Output Frequency Low Input frequency High 1/2 × Input frequency Clock Generator After Reset On the rising edge of the DSP reset signal (when reset is de-asserted), the clock mode register is loaded with a value determined by the level on the CLKMD pin: CLKMD Signal Clock Mode Register Value Low 2002h High 2006h Table 3?6 summarizes the effects of this load to the clock mode register. Table 3?6. Reset Values of CLKMD Bits and The Effects 1.EMIF支持的存储器类型 EMIF为三种类型的存储器提供了无缝接口: 异步存储器,包括ROM、FLASH以及异步SRAM 同步突发SRAM(SBSRAM) 同步DRAM(SDRAM) 通过EMIF可外接A/D转换器、并行显示接口等外围设备,但需要增加一些外部逻辑器件来保证设备的正常使用 2.EMIF支持四种类型的访问 程序的访问 32位数据的访问 16位数据的访问 8位数据的访问 表5-6 外部存储器共享接口 表5-7 用于异步存储器的EMIF信号 表5-9 总线保持信号 5.4.2 对存储器的考虑 对EMIF编程时,必须了解: 外部存储器地址如何分配给片使能(CE)空间 每个CE空间可以同哪些类型的存储器连接 哪些寄存器位来配置CE空间 2. EMIF支持的存储器类型和访问类型 3. 配置CE空间 使用全局控制寄存器(EGCR)和每个CE空间控制寄存器来配置CE空间。 对于每个CE空间必须设置控制寄存器CEx_1中的以下域: MTYPE确定存储器类型 MEMFREQ 决定存储器时钟信号的频率(1倍或1/2倍CPU时钟信号的频率) MEMCEN 决定CLKMEM引脚是输出存储器时钟信号还是被拉成高电平 不管每个CE空间里的存储器类型,一定要对全局控制寄存器写如下控制位(这些位要影响所有的CE空间): WP
您可能关注的文档
- 城市雨水利用.doc
- 城市智能交通系统完善一期建设方案.doc
- 城市总体规划原理及方案评析.ppt
- 城乡规划工作情况汇报提纲(最后稿).doc
- 城镇燃气管理条例测试题答案版.doc
- 程序GP008綠色生產制程管理程序.doc
- 丑小鸭 公开课.ppt
- 出国考察报告.doc
- 出境旅游行程表美国一地14日参考行程.doc
- 出口番茄制品原料种植基地农残控制规范.doc
- 镇关于推进环城临江碧道建设赋能高质量发展的情况报告材料.docx
- 某局领导在作风建设学习教育总结大会上的讲话发言材料.docx
- 在全县作风建设总结专题会上的讲话发言材料.docx
- 烟草局关于加强新时代网络意识形态阵地建设提升思想政治工作质效的研究报告材料.docx
- 炼化公司2025年上半年工作总结报告材料.docx
- 在市财政局党组作风建设总结评估专题会议上的讲话发言.docx
- 在2025年局作风建设总结大会上的讲话发言材料.docx
- 赴浙江省学习情况报告材料.docx
- 在银行2025年上半年工作总结暨下半年工作部署会议上的讲话发言.docx
- 乡关于2025年上半年防返贫动态监测工作的报告范文.docx
文档评论(0)