清华大学《数字电子技术基本教本》教学课件文档资料.pptVIP

清华大学《数字电子技术基本教本》教学课件文档资料.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
清华大学《数字电子技术基本教本》教学课件文档资料

同步置零和异步置零法 例:将同步十六进制计数器74163→十二进制计数器 同步置0法,如双线所示,实现如下图所示 异步置0 如虚线所示 置数法 例:将同步十进制计数器74160接成七进制计数器 同步预置数(如实线箭头所示),进位输出信号C由S9状态译出,所以反向后作为 所需的低电平。 N M ①M=N1×N2 先用前面的方法分别接成N1和N2两个计数器。 N1和N2间的连接有两种方式: a.并行进位方式:用同一个CLK,低位片的进位输出作为高位片的计数控制信号(如74160的EP和ET) b.串行进位方式:低位片的进位输出作为高位片的CLK,两片始终同时处于计数状态 例:用74160接成一百进制 工作状态 X 0 X X X 置 0(异步) 1 0 X X 预置数(同步) X 1 1 0 1 保持(包括C) X 1 1 X 0 保持(C=0) 1 1 1 1 计数 例:用两片74160接成一百进制计数器 并行进位法 串行进位法 ②M不可分解 采用整体置零和整体置数法: 先用两片接成 M’ M 的计数器 然后再采用置零或置数的方法 例:用74160接成二十九进制 工作状态 X 0 X X X 置 0(异步) 1 0 X X 预置数(同步) X 1 1 0 1 保持(包括C) X 1 1 X 0 保持(C=0) 1 1 1 1 计数 例:用74160接成二十九进制 整体置零 (异步) 整体置数 (同步) 6.4 同步时序逻辑电路的设计方法 6.4.1 简单同步时序逻辑电路的设计 设计的一般步骤 一、分析设计要求,找出电路应有的状态转换图或状态转换表 1. 确定输入/输出变量、电路状态数。 2. 定义输入/输出逻辑状态以及每个电路状态的含义,并将电路状态顺序进行编号。 3. 按设计要求实现的逻辑功能画出电路的状态转换图或列出状态转换表。 二、状态化简 若两个电路状态在相同的输入下有相同的输出,并转向同一个 次态,则称为等价状态;等价状态可以合并。 三、状态编码 1. 确定触发器数目。 2. 给每个状态规定一个n位二制代码。 (通常编码的取法、排列顺序都依照一定的规律) 四、从状态转换图或状态转换表求出电路的状态方程,驱动方程和输出方程。 五、根据得到的驱动方程和输出方程画出逻辑图。 六、检查所设计的电路能否自启动。 例:设计一个串行数据检测电路。正常情况下串行的数据不应连续出现3个或3个以上的1。当检测到连续3个或3个以上的1时,要求给出“错误”信号。 一、建立电路的状态转换图 二、状态化简 用A(1位)表示输入数据 用Y(1位)表示输出(检测结果) 三、规定电路状态的编码 取n=2,取 的00、01、10为 则, 四、选用JK触发器,求方程组 五、画逻辑图 六、检查电路能否自启动 能自启动 将无效状态 代入状态方程和输出方程计算,得到 A=1时次态转为10、输出为1;A=0时次态转为00、输出为0。 6.4.2 时序逻辑电路中的竞争—冒险现象 分为两类: * 由组合逻辑电路的竞争—冒险所引起。产生的输出脉冲噪声不仅影响整个电路的输出,还可能使存储电路产生误动作。 * 如果存储电路中触发器的输入信号和时钟信号在状态变化时配合不当,也可能导致触发器误动作。 高教出版社 《数字电子技术基本教程》 《数字电子技术基本教程》教学课件 清华大学 王红 陈莉平 阎石 联系地址:清华大学 自动化系 邮政编码:100084 电子信箱:wang_hong@tsinghua.edu.cn 联系电话:(010时序逻辑电路 6.1 时序逻辑电路的特点和逻辑功能的描述 一、时序逻辑电路的特点 功能上:任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。 例:串行加法器,两个多位数从低位到高位逐位相加 2. 电路结构上 ①包含存储电路和组合电路 ②存储器状态和输入变量共同决定输出 二、时序电路的一般结构形式与功能描述方法 可以用三个方程组来描述: 三、时序电路的分类 1. 同步时序电路与异步时序电路 同步:所有触发器都是在同一时钟操作下,状态转换是同步发生的 异步:不是所有的触发器都使用同一个时钟信号,因而在电路转换过程中触发器的翻转不是同步发生的 2. Mealy型和Moore型 Mealy型: Moore型: 6.2 时序电

文档评论(0)

1honey + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档