基于FPGA的跨时域FIFO控制器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
安 康 学 院 FPGA课程设计报告书 课题名称: 基于FPGA的跨时域FIFO控制器设计 课程设计项目成绩评定表 电子与信息工程系 2015年1月 一、设计任务及要求: 1、设计任务: 编写程序利用FIFO来实现读和写,并且在数码管中显示出来。 2、要 求: 1、设置FIFO存储器,使FIFO填充满递增的数据。 2、当FIFO填充结束时,控制器自动将数据读出并显示到数码管。 3、上述步骤结束后,用LED灯检测FIFO的空满状态。 指导教师签名: 年 月 日 二、指导教师评语: 项目成绩: 指导教师签名: 年 月 日 设计项目成绩评定表 课程设计报告书目录 设计报告书目录 TOC \o 1-3 \h \z \u HYPERLINK \l _Toc242803389 一、设计目的 PAGEREF _Toc242803389 \h 1 HYPERLINK \l _Toc242803390 二、设计思路 PAGEREF _Toc242803390 \h 1 HYPERLINK \l _Toc242803391 三、设计过程 PAGEREF _Toc242803391 \h 1 HYPERLINK \l _Toc242803392 3.1、系统方案论证 PAGEREF _Toc242803392 \h 1 HYPERLINK \l _Toc242803393 3.2、模块电路设计 PAGEREF _Toc242803393 \h 1 HYPERLINK \l _Toc242803394 四、系统调试与结果 PAGEREF _Toc242803394 \h 2 HYPERLINK \l _Toc242803395 五、主要元器件与设备 PAGEREF _Toc242803395 \h 4 HYPERLINK \l _Toc242803396 六、课程设计体会与建议 PAGEREF _Toc242803396 \h 5 HYPERLINK \l _Toc242803397 6.1、设计体会 PAGEREF _Toc242803397 \h 5 HYPERLINK \l _Toc242803398 6.2、设计建议 PAGEREF _Toc242803398 \h 5 HYPERLINK \l _Toc242803399 七、参考文献 PAGEREF _Toc242803399 \h 5 FPGA课程设计 PAGE \* MERGEFORMAT 1 PAGE \* MERGEFORMAT 1 一、设计目的 1、熟悉Quartus软件的使用 2、如何利用FIFO存储器来读写数据。 3、了解FIFO存储器的工作原理。 4、进一步掌握Verilog语言实现复杂电路的设计工程。 二、设计思路 1、设置FIFO存储器中的参数,使其发挥作用。 2、设计数码管的显示。 3、编写程序代码及测试代码。 4、利用modelsim进行仿真和利用 三、设计过程 3.1、系统方案论证 FPGA的跨时域FIFO控制器设计总体方框图如图1所示。 FIFO数码管显示时钟模块 FIFO 数码管显示 时钟模块 按键模块 按键模块 图1 FPGA的跨时域FIFO控制器设计总体方框图 3.2、FPGA的跨时域FIFO控制器设计状态转换图 图2 FPGA的跨时域FIFO控制器设计状态转换图 3.3、FPGA的跨时域FIFO控制器设计FIFO存储器模块原理图 图3 FPGA的跨时域FIFO控制器设计FIFO存储器模块原理图 3.4、FPGA的跨时域FIFO控制器设计数码管显示模块原理图 图4 FPGA的跨时域FIFO控制器设计数码管显示模块原理图 四、系统调试与结果 1、调试程序,观察开发板的现象。 2、FPGA的跨时域FIFO控制器设计总原理图 图5 FPGA的跨时域FIFO控制器设计总原理图 2、FPGA的跨时域FIFO控制器设计仿真图 (1) 图6 FPGA的跨时域FIFO控制器设计数码管显示仿真图 (2) 图6 FPGA的跨时域FIFO控制器设计按键模块仿真图 3、FPGA的跨时域FIFO控制器设计实物展示 图7 FPGA的跨时域FIFO控制器设计实物 图8 FPGA的跨时域FIFO控制器设计按键按下实物图 五、主要元器件与设备 EDA软件QuartusⅡ和PC机 至芯科技的开发板 六、课程设计体会与建议 6.1、设计体会 通过这次对FPGA的跨时域FIFO控制器设计与制作,让我了解了设计电路的程序,也让我了解了FPGA的跨时域FIFO控制器的工作原理与设计理念,在这个过程中,我学到

文档评论(0)

178****7826 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档