- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验十四 集成触发器及其应用
一、实验目的
1.掌握基本RS、JK、D和T触发器的逻辑功能。
2.掌握集成触发器的使用方法和逻辑功能的测试方法。
3.熟悉触发器之间的相互转换方法。
二、实验原理
触发器是构成时序逻辑电路的基本逻辑单元。它有“0”和“1”两个稳定状态,只有在触发信号的作用下,才能从原来的稳定状态翻转为新的稳定状态。因此。触发器是一种具有记忆功能的电路,可作为二进制存储单元使用。触发器种类很多,按其功能可分为基本RS触发器、JK触发器和
基本RS触发器是各种触发器中最基本的组成部分,它能储存一位二进制信息,但有一定约束条件。如图14.1所示,用与非门组成的基本RS触发器的R、S不能同时为“0”,否则当R、S端的“0”电平同时撤消后,触发器的状态不定。因此R = S = 0的情况不允许出现。
边沿触发型JK触发器和D触发器抗干扰性能好,应用广泛。图14.2所示为JK触发器和D触发器的逻辑符号。图中RD是直接置“0”端,SD是直接置“1”端,当RD或SD 加“0”
图14.2 边沿触发的 JK触发器和D触发器符号 SD J CP K RD∧ Q Q (a)Q Q SD
图14.2 边沿触发的 JK触发器和D触发器符号
S
∧
Q Q
(a)
Q Q
S
∧
(b)
Q
Q
Q
&
G1
&
G2
SD
RD
SD
RD
Q
Q
(a) (b)
图14.1 基本RS触发器的组成和符号
三、实验仪器和设备
1.74LS00集成与非门 1片
2.74LS112双JK触发器 1片
3.74LS74双D触发器 1片
4.数字万用表 1台
5.数字实验箱 1台
6.双踪示波器 1台
7.函数发生器 1台
表14.1
触发器
逻辑符号
RD
RD
SD
Qn+1
0 1 0
1 0 1
1 1 Qn
0 0 不定
基本RS
触发器
SD
RD
Q
Q
JK
触发器
SD
RD
Q
Q
J
K
C
Q
Qn+1
J
K
0 1 0
1 0 1
1 1 Qn
0 0 Qn
D
触发器
SD
RD
Q
Q
C
D
Q
Qn+1
D
0 0
1 1
四、预习要求
1.复习基本RS、JK、D和T触发器的逻辑功能。
2.熟悉集成与非门74LS00、JK触发器74LS112和D触发器74LS74的管脚功能。
3.触发器有多个输入端时,对不使用的输入端应如何处理?
4.如何使JK触发器和D触发器清零?
5.复习触发器之间的转换。
五、实验内容及步骤
1.由基本与非门组成的基本RS触发器逻辑功能测试
按图14.1(a),用74LS00的两个与非门组成一个基本RS触发器。输入端R、S接实验机逻辑开关,输出端接电平显示(发光二极管)。改变输入状态,按表14.2的要求测试,并将结果记入表14.2。
表14.2
功能
1
1
0
1
1
0
0
1
0
1
0
1
0
0
0
1
2.JK触发器逻辑功能测试
选用74LS112双JK触发器,其管脚排列如图14.3所示。
1
1Q
1Q
2Q
2Q
16
15
14
13
12
11
10
1J
地
2K
1
2
3
4
5
6
7
1CP
1Rd
1K
UCC
2CP
2Rd
2J
74LS73
图14.3 74LS112的管脚排列
8
9
2Sd
1Sd
(1)清除功能测试
将JK触发器的J、K、CP端悬空,按表14.3中所示端的状态,用万用表测试、端的电位,并转换成逻辑状态填入表14.3中。
表14.3
CP
J
K
触发器状态
0
×
×
×
1
×
×
×
(2)逻辑功能测试
①从CP端输入单脉冲,按表14.4所示,改变J、K的状态,测试其逻辑功能,并将结果记入表14.4中。
表14.4
J
K
Qn
Qn+1
功能
0
0
0
1
0
1
0
1
1
0
0
1
1
1
0
1
②将JK触发器接成计数状态(即J = K = 1),给CP端加连续脉冲(连续脉冲对外接电容470μF),Q接发光二极管以观察触发器输出状态的变化。
③连续脉冲的外
文档评论(0)