基于MC33591MC33592的315MHz434MHz OOKFSK接收电路设计.docxVIP

基于MC33591MC33592的315MHz434MHz OOKFSK接收电路设计.docx

  1. 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
  2. 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
  3. 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
  摘要给出了一种基于3359133592设计的315434接收电路,该电路的数据速率为1~11,灵敏度为-105,最快唤醒时间为1ms,电源电压为-03~55,在运行和配置模式时的电源电流为74,待机模式时的电流消耗为250μA,此外,该接收电路还具有三线接口,可以直接与微控制器进行接口。   关键词无线电接收;解调;3359133592MC33591/MC33592是一个单片集成接收器,该芯片内含660kHz的中频带通滤波器、完整的VCO、可消除镜像的混频器、曼彻斯特编码时钟再生电路以及完整的SPI接口。   可用于设计315MHz/434MHzOOK/FSK接收电路。   1   MC33591/MC33592的引脚功能MC33591采用LQFP24封装形式,其引脚排列如图1所示,各引脚功能如表1所列。   脚功能描述引脚符号描述1,25电源35电源4输入5接地端6辅助接地端7连接到控制电压8接地端9芯片接地101基准晶振112基准晶振12自动增益控制电容接入端,基准13数据解频和解调14状态机复位15,16,输入输出接口17接口时钟185数学电源19数字接地20参考电压输出21选通振荡器控制输入或待机工作控制信号外部输入22自动频率控制电容接入端23混频输出24混频自动增益控制电容端2   内部结构与工作原理MC33591/MC33592的射频部分由能消除镜像干扰的混频器、660kHz的中频带通滤波器、自动增益控制级和OOK/FSK解调器组成。   控制部分则包含有数据管理器、配置寄存器、串行接口、状态控制器等。   其SPI接口可对调制方式进行编程选择。   电路的数据可以从比较器输出,或者在数据管理器使能时从SPI端口输出。   范文先生网收集整理2.1本机振荡器由于PLL环路滤波器已被集成在IC中,因此实际应用中的元器件数值可以根据本振参数在PFD引脚通过一个外部滤波器作略微的改进。   使用者可以通过附加外部滤波器来选择最佳工作状况。   锁相环电路增益可以由PG位编程设置,该位置为1时,环路为低增益状态。   2.2通信协议用MC33591/MC33592进行通信时,数据通过曼彻斯特编码后的占空系数在OOK模式为48%~52%,而在FSK模式时为   45%~55%。   此外,该通信协议编码还包括前同步Preamble、ID识别、报头Header字和数据等。   其中ID识别字的内容是按曼彻斯特编码,并被预先装入电路中的配置寄存器2。   识别字传输速率与数值传输速率一致。   为了与识别或报头字编码不同,前同步字的内容必须仔细定义。   报头字应当是4位曼彻斯特编码0110或者是它的补码。   一般数据Data应紧跟报头而没有任何延迟。   数据由一个信息结束命令End-of-MessageEOM结束,EOM由2个NRZ连续的1或0组成。   当采用FSK调制时,数据由一个EOM结束,而不能简单地被射频信号终止。   图2给出了一个带有前同步字、识别字、报头字并跟随2数据位及结束字的完整信号,前同步通常放在识别和报头两个字的前面。   图3是一个使用ID检测的完整信号示意图。   当接收机进入等待模式时,通常需要的设置时间一般为1ms。   2.3数据管理器数据管理器功能模块有五个用途,分别为ID识别字检测、报头识别、时钟再生、SPI通道上的数据输出和时钟再生、信息结束检测。   2.4串行接口接收机ROMEO2和微控制器一般通过串行外部接口SPISerialPeripheralInterface进行通信。   如果不用SPI接口,复位端PORPowerOnReset将设置接收机为默认结构来完成正确的操作。   SPI接口通过以下三个输入/输出端来实现操作1串行时钟SCLK;2主控输出受控输入MOSI;3主控输入受控输出MISO。   主设时钟通过MOSI和MISO对数据输入/输出进行同步,主设备和从设备可在8个时钟周期内交换一个字节信息。   操作时由主设备产生SCLK时钟并输入到从设备。   MOSI在主设备中被配置为输入,而在从设备中则作为输出线;当主设备的MISI线配置为输出时,它在从设备中又作为输入线。   MISO和MOSI线一般向一个方向传输串行数据,并且最高位先发送。   数据在SCLK的下降沿有效,在SCLK的上升沿移动。   当没有数据输出时,SCLK和MOSI强制为低电平。   使用Motorola的微控制器时,其时钟相位和极性控制位SPI必须设置为CPOL=0,CPHA=1。   2.5配置寄存器在配置模式中,只要在复位端RESETB保持一个长时间的低电平,微控制器将作为主设在SCLK上提供时钟信号,并在MOSI线上提供控制和配置位。   如果不用

文档评论(0)

suxiaojuan1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档