计算机组成第2次作业答案.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 1 第 2 次作业:第 3 章 3 题、第 4 章 3 题、第 5 章 4 题 第 3 章 虚拟存储器可看作是一个容量非常大的 存储器,有了它,用户无需考虑所编程序 在 中是否放得下或放在什么位置等问题。B A. 逻辑,辅存 B. 逻辑,主存 C. 物理,辅存 D. 物理,主存 请比较虚拟存储器和Cache 这两种存储系统的相似之处和主要区别。 相似之处:从原理角度,即两者所使用的地址变换及映射方法和替换策略,是相同的, 都基于程序局部性原理。⑴把程序中最近常用的部分驻留在高速的存储器中;⑵一旦这部分变得不常用了,把它们送回到低速的存储器中;⑶这种换入换出是由硬件或操作系统完成的,对用户是透明的;⑷力图使存储系统的性能接近高速存储器,价格接近低速存储器。 主要区别:在虚拟存储器中未命中的性能损失,要远大于 Cache 系统中未命中的损失。cache-主存层次的控制完全由硬件实现,对各类程序员是透明的;而虚拟存储器的控制是软硬相结合. 假设主存只有 a,b,c 三个页框,组成 a 进 c 出的 FIFO 队列,进程访问页面的序列是 8,4,5,6,4,8,6,4,8,8,2,5 号。用列表法求采用 FIFO+LRU 替换策略时的命中率。 解答: 求解表格如下所示 页面访问序列 8 4 5 6 4 8 6 4 8 8 2 5 命中率 a 8 4 5 6 4 8 6 4 8 8 2 5 5/12= 41.67% b 8 4 5 6 4 8 6 4 4 8 2 c 8 4 5 6 4 8 6 6 4 8 命中 命中 命中 命中 命中 第 4 章 堆栈是一种特殊的数据寻址方式,基于 原理。BC A. FIFO B. FILO C. LIFO D. LILO 堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,MSP 为 SP 指示的栈顶单元。如果进 栈操作的动作顺序是(A)→MSP,(SP)-1→SP,那么出栈操作的动作顺序应为 D 。A.(SP)-1→SP,(MSP)→A B.(MSP)→A,(SP)-1→SP C.(MSP)→A,(SP)+1→SP D.(SP)+1→SP,(MSP)→A 3. 某微机的指令格式如下所示: OP:操作码; D:位移量; X:寻址特征位, X=00:直接寻址; X=01:用变址寄存器X1进行变址; X=10:用变址寄存器X2进行变址; X=11:相对寻址。 设(PC)=1234H,(X1)=0037H,(X2)=1122H,请确定下列指令的有效地址。 (1)1284H (2)4323H (3)6725H (4)4446H (1)1284H = 000100 10B ∵X=10,D=84H,∴是 X2 变址寻址,有效地址 E=(X2)+D=1122H+84H=11A6H (2)4323H = 010000 11B ∵X=11,D=23H,∴是相对寻址,有效地址 E=(PC)+D=1234H+23H=1257H (3)6725H = 011001 11B ∵X=11,D=25H,∴是相对寻址,有效地址 E=(PC)+D=1234H+25H=1259H (4)4446H = 010001 00B ∵X=00,D=46H,∴是直接寻址,有效地址 E=D=46H 第 5 章 中央处理器包括 ABD 。 A. 运算器 B. 控制器 C. 主存储器 D. Cache 在CPU 中,指令寄存器用来保存 。A A.当前指令 B.当前指令的地址 C.下一条指令 D.下一条指令的地址 参见如图所示的数据通路,IR 为指令寄存器,PC 为程序计数器(具有自增功能),M 为主存(受 R/W 信号控制),AR 为地址寄存器,DR 为数据缓冲寄存器,ALU 由+、-控制信号决定完成何种操作,控制信号 G 控制的是一个门电路。另外,线上标注有控制信号,例如 Yi 表示 Y 寄存器的输入控制信号,R1o 为寄存器 R1 的输出控制信号,未标字符的线为直通线,不受控制。存数指令“STA R1, (R2)”的含义是将寄存器 R1 的内容传送至(R2)为地址的主存单元中,请画出其指令周期流程图,并列出相应微操作控制信号序列。 A总线 R0 R1 R2 R3 0o R3o B总线 PC→ARSTA R1, (R2) (R1) → (R2) PC→AR PCo, G, AR

文档评论(0)

ma982890 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档