- 116
- 0
- 约1.81万字
- 约 25页
- 2019-05-03 发布于江西
- 举报
华中师范大学网络学院《数字逻辑》试题库及答案
一、选择题
和二进制数(1100110111.001)等值的十六进制数学是( )。
A.337.2 B.637.2 C.1467.1 D.c37.4
是8421BCD码的是( )
A.1010 B.0101 C.1100 D.1111
和二进制码1100对应的格雷码是( )
A.0011 B.1100 C.1010 D.0101
如下图,电路实现的逻辑功能F=( )
A.AB B.0 C.A+B D.1
TTL电路中,高电平VH 的标称值是( )
A.0.3V B.2.4V C.3.6V D.5V
和逻辑式 相等的式子是( )
A.ABC B.1+BC C.A D.
若干个具有三态输出的电路输出端接到一点工作时,必须保证( )
A.任何时候最多只能有一个电路处于三态,其余应处于工作态。
B.任何时候最多只能有一个电路处于工作态,其余应处于三态。
C.任何时候至少要有两个或三个以上电路处于工作态。
D.以上说法都不正确。
A+B+C++A=( )
A.A B. C.1 D.A+B+C
下列等式不成立的是( )
A. B.(A+B)(A+C)=A+BC
C.AB+AC+BC=AB+BC D.
A.ABC B.A+B+C C. D.
欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是( )
A.5 B.6 C.10 D.53
一块数据选择器有三个地址输入端,则它的数据输入端应有( )。
A.3 B.6 C.8 D.1
或非门构成的基本RS触发器,输入端SR的约束条件是( )
A.SR=0 B.SR=1 C. D.
在同步方式下,JK触发器的现态Qn = 0,要使Qn+1 = 1,则应使( )。
A.J=K=0 B.J=0,K=1 C.J=1,K=X D.J=0,K=X
一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( )。
A.保持原态 B.置0 C.置1 D.翻转
在CP作用下,欲使D触发器具有Qn+1=的功能,其D端应接( )
A.1 B.0 C. D.
一片四位二进制译码器,它的输出函数有( )
A.1个 B.8个 C.10个 D.16个
比较两个两位二进制数A=A1A0和B=B1B0,当AB时输出F=1,则F的表达式是( )。
A. B.
C. D.
相同计数模的异步计数器和同步计数器相比,一般情况下( )
A.驱动方程简单 B.使用触发器的个数少
C.工作速度快 D.以上说法都不对
测得某逻辑门输入A、B和输出F的波形如下图,则F(A,B)的表达式是( )
A.F=AB B.F=A+B C. D.
Moore和Mealy型时序电路的本质区别是( )
A.没有输入变量 B.当时的输出只和当时电路的状态有关,和当时的输入无关
C.没有输出变量 D.当时的输出只和当时的输入有关,和当时的电路状态无关
n级触发器构成的环形计数器,其有效循环的状态数为( )
A.n个 B.2n个 C.2n-1个 D. 2n个
ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有( )个字。
A.10 B.102 C.210 D.104
74LS160十进制计数器它含有的触发器的个数是( )
A.1个 B.2个 C.4个 D. 6
原创力文档

文档评论(0)