- 1、本文档共12页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第10章 CPU的结构与功能 本章要点 处理器组织 寄存器组织 指令周期 时序产生器 指令流水 RISC的硬件结构 Pentium处理器 10.1 处理器组织 CPU的基本功能 指令控制 操作控制 时间控制 数据加工 传统的CPU由运算器、控制单元和寄存器三大部分组成 10.1 处理器组织 一个简化的CPU视图 : 10.2 寄存器组织 用户可见寄存器(User-Visible Register) 通用寄存器(General Purpose Register) 数据寄存器 地址寄存器 条件代码(condition codes) 10.2 寄存器组织 控制和状态寄存器(Control And Status Register) 程序计数器(PC) 指令寄存器(IR) 存储地址寄存器(MAR) 存储缓冲寄存器(MBR) 程序状态字(PSW) 10.4 指令周期 CPU典型的指令周期 10.5 时序产生器 计算机的协调动作需要时间标志,而时间标志则是用时序信号来体现的 组成计算机硬件的器件特性决定了时序信号最基本的体制是电位-脉冲制 硬布线控制器中,时序信号往往采用主状态周期-节拍电位-节拍脉冲三级体制 在微程序控制器中,时序信号比较简单,一般采用节拍电位-节拍脉冲二级体制 10.5 时序产生器 微程序控制器中时序信号产生器结构图 10.6 指令流水 流水线策略 指令流水类似于工厂中装配线的使用 流水线的主要问题 资源相关冲突 数据相关冲突 控制相关冲突 10.7 RISC的硬件结构 精简指令集计算机(RISC, Reduced Instruction Set Computer)的关键点: 一个有限的和简单的指令集; 大量的通用寄存器或使用编译器技术来优化寄存器的使用; 强调指令流水的优化。 典型的RISC的特征 10.8 Pentium处理器 Pentium的结构框图 寄存器组织 * * *
文档评论(0)