河南师范大学数字电子技术课件第七章 半导体存储器.pptVIP

  • 2
  • 0
  • 约5.27千字
  • 约 27页
  • 2019-05-10 发布于广东
  • 举报

河南师范大学数字电子技术课件第七章 半导体存储器.ppt

第七章 半导体存储器 一. RAM的基本结构 由存储矩阵、地址译码器、读写控制器、输入/输出控制、片选控制等几部分组成。 1. 存储矩阵 图中,1024个字排列成32×32的矩阵。 为了存取方便,给它们编上号。 32行编号为X0、X1、…、X31, 32列编号为Y0、Y1、…、Y31。 这样每一个存储单元都有了一个固定的编号,称为地址。 2.地址译码器——将寄存器地址对应的二进制数译成有效的行选信号和列选信号,从而选中该存储单元。 4. 片选及输入/输出控制电路 当选片信号CS=1时,G5、G4输出为0,三态门G1、G2、G3均处于高阻状态,I/O端与存储器内部完全隔离,存储器禁止读/写操作,即不工作。 二. RAM的工作时序(以写入过程为例) 写入操作过程如下: (1)欲写入单元的地址加到存储器的地址输入端; (2)加入有效的选片信号CS; (3)将待写入的数据加到数据输入端。 (3)在R/W 线上加低电平,进入写工作状态; (4)让选片信号CS无效,I/O端呈高阻态。 三. RAM的容量扩展 1.位扩展 用8片1024(1K)×1位RAM构成的1024×8位RAM系统。 2.字扩展 四、RAM芯片简介(6116) 7.2 只读存储器(ROM) (2)一次性可编程ROM(PROM)。出厂

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档