- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章 小结
一、组合逻辑电路的特点
组合逻辑电路是由各种门电路组成的没有记忆功
能的电路。它的特点是任一时刻的输出信号只取决于
该时刻的输入信号,而与电路原来所处的状态无关。
逻辑图
逻辑表达式
化简
真值表
说明功能
二、组合逻辑电路的分析方法
三、组合逻辑电路的设计方法
逻辑抽象
列真值表
写表达式
化简或变换
画逻辑图
[练习] 写出图中所示电路的逻辑表达式,说明其功能
[解]
1. 逐级写出输出逻辑表达式
2. 化简
3. 列真值表
0 0
0 1
1 0
1 1
1
0
0
1
4. 功能
输入信号相同时
输出为1,否则为0
— 同或。
四、常用中规模集成组合逻辑电路
1. 加法器:
实现两组多位二进制数相加的电路。
根据进位方式不同,可分为串行进位加法
器和超前进位加法器。
2. 数值比较器:
比较两组多位二进制数大小的电路。
集成芯片:
74LS183(TTL)、C661(CMOS)— 双全加器
两片双全加器(如74LS183) 四位串行进位加法器
74283、74LS283(TTL)
CC4008(CMOS) — 四位二进制超前进位加法器
集成芯片:
7485、74L 85(TTL)
CC14585、C663(CMOS) — 四位数值比较器
3. 编码器:
将输入的电平信号编成二进制代码的电路。
主要包括二进制编码器、二 – 十进制编码
器和优先编码器等。
4. 译码器:
将输入的二进制代码译成相应的电平信号。
主要包括二进制译码器、二 – 十进制译码
器和显示译码器等。
集成芯片:
74148、74LS148、74LS348(TTL)— 8 线 – 3 线优先编码器
74147、74LS147(TTL)— 10 线 – 4 线优先编码器
集成芯片:
74LS138(TTL)— 3线 – 8线译码器(二进制译码器)
7442、74LS42(TTL)— 4线 – 10线译码器
74247、74LS247(TTL)— 共阳极显示译码器
7448、74248、7449、74249等(TTL)— 共阴极显示译码器
5. 数据选择器:
在地址码的控制下,在同一时间内从
多路输入信号中选择相应的一路信号
输出的电路。常用于数据传输中的并-
串转换。
集成芯片:
74151、74LS151
74251、74LS251(TTL)— 8 选 1 数据选择器
6. 数据分配器:
在地址码的控制下,将一路输入信号
传送到多个输出端的任何一个输出端
的电路。常用于数据传输中的串-并转
换。
集成芯片:
无专用芯片,可用二进制集成译码器实现。
五、用中规模集成电路实现组合逻辑函数
1. 数据选择器:
为多输入单输出的组合逻辑电路,在输入数据都为 1 时,它的输出表达式为地址变量的全部最小项之和,适用于实现单输出组合逻辑函数。
2. 二进制译码器:
输出端提供了输入变量的全部最小项,而且每一个输出端对应一个最小项,因此,二进制译码器辅以门电路(与非门)后,适合用于实现单输出或多输出的组合逻辑函数。
六、只读存储器(ROM)
1. 功能:
用于存放固定不变的数据,存储内容不能随
意改写。工作时,只能根据地址码读出数据。
2. 特点:
工作可靠,断电后,数据不会丢失。
3. 分类:
固定 ROM(掩模 ROM)和可编程 ROM(PROM)
— 包括 EPROM(电写入紫外线擦除)和 E2PROM(电写入电擦除)。PROM都要用专用的编程器对芯片进行编程。
七、竞争和冒险
当门电路的两个输入信号同时向相反方向变化时,输出端可能出现干扰脉冲。消除方法:加封锁脉冲、加选通脉冲、接滤波电容、修改逻辑设计等。
您可能关注的文档
- 济南大学文学院中国古代文学课件 清代文学.ppt
- 济南大学文学院中国古代文学课件 宋代文学.ppt
- 济南大学文学院中国古代文学课件 隋唐五代文学.ppt
- 济南大学文学院中国古代文学课件 魏晋南北朝文学.ppt
- 济南大学物理科学与技术学院数字电子技术课件第二章 门电路(1).ppt
- 济南大学物理科学与技术学院数字电子技术课件第二章 门电路(2).ppt
- 济南大学物理科学与技术学院数字电子技术课件第二章 门电路(3).ppt
- 济南大学物理科学与技术学院数字电子技术课件第二章 门电路(4).ppt
- 济南大学物理科学与技术学院数字电子技术课件第二章 门电路(5).ppt
- 济南大学物理科学与技术学院数字电子技术课件第六章 脉冲产生与整形电路.ppt
- 济南大学物理科学与技术学院数字电子技术课件第四章 触发器(1).ppt
- 济南大学物理科学与技术学院数字电子技术课件第四章 触发器(2).ppt
- 济南大学物理科学与技术学院数字电子技术课件第四章 触发器(3).ppt
- 济南大学物理科学与技术学院数字电子技术课件第四章 触发器(4).ppt
- 济南大学物理科学与技术学院数字电子技术课件第四章 触发器(5).ppt
- 济南大学物理科学与技术学院数字电子技术课件第五章 时序逻辑电路(1).ppt
- 济南大学物理科学与技术学院数字电子技术课件第五章 时序逻辑电路(2).ppt
- 济南大学物理科学与技术学院数字电子技术课件第五章 时序逻辑电路(3).ppt
- 济南大学物理科学与技术学院数字电子技术课件第五章 时序逻辑电路(4).ppt
- 济南大学物理科学与技术学院数字电子技术课件第五章 时序逻辑电路(5).ppt
最近下载
- 标准图集-西南18J812_室外附属工程.pdf VIP
- 居住建筑全屋智能工程技术标准.docx VIP
- 临床研究方法(山东大) 学堂在线章节测试客观题答案.docx VIP
- 磁动力发电机项目申请报告可行性研究报告.doc VIP
- 导学案005(函数的定义域和值域).doc VIP
- 2023年小升初模拟分班测数学试卷3.docx VIP
- GB T 23615.1-2017 铝合金建筑型材用隔热材料 第1部分:聚酰胺型材.docx VIP
- 建筑工地基孔肯雅热防控和应急方案.docx VIP
- [发电机]-磁动力发电机项目介绍.docx VIP
- JTT 1507-2024公路工程施工安全标志设置规范.pptx VIP
文档评论(0)