浙江大学数字电子技术基础本科试卷.docVIP

浙江大学数字电子技术基础本科试卷.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
所有试卷资料免费下载 浙江大学数字电子技术基础本科试卷 本试卷共 7 题 一、选择正确的答案填空 1.电路如图1.1所示,的电路为___________。 2.TTL主从JK触发器电路如图1.2(a)所示,初态为0,已知CP、A、B和的波形,请判断Q的波形,它为(A)、(B)、(C)、(D)中的___________。 二、将负边沿触发的JK触发器转换为触发器时,在不添加任何其它器件的条件下,有几种电路方案?请画出外部连接图。 三、电路如图3.1所示。 1、令触发器初始状态为=001,请分析出计数器的模,画出状态转换图和电路时序图。 2、若在使用过程中F2损坏,欲想用一个负边沿D触发器代替,问电路应作如何修改,才能实现原电路的功能。画出修改后的电路图。(可只画修改部分的电路) 四、中规模同步四位二进制计数器CT161(74LS161)的功能表和引脚简图恰好别如表4.1和图4.1所示; 1.请用置零法设计一个七进制加法计数器,其状态转换要求如图4.2所示。 2.试用一片74LS161及图4.3电路设计成一个能自动完成加、减循环计数的计数器。即能从000加到111,再从111减到000循环,要有简要的设计过程。 五、集成定时器CC7555如图5.1(a)所示。 1.用该集成定时器及规格为100KΩ、200K、500K的电阻,0.01uf、0.1uf、1uf电容器中选择合适的电阻和电容,设计一个满足图5.1(b)所示波形的单稳态触发器。 2.用该集成定时器设计一个斯密特触发器,画出斯密特触发器的电路图。当输入为图5.2所示的波形时,画出斯密特触发器的输出U0波形。 六、双积分式A/D如图6.1所示。 1.若被测电压V,要求分辩率≤0.1mV,则二进制计数器的计数总容量N应大于多少? 2.需要多少位的二进制计数器? 3.若时钟频率KHz ,则采样保持时间为多少? 4.若KHz,V,积分器输出电压的最大值为5V,此时积分器的时间常数RC为多少毫秒? 七、现有如图7.1所示的4×4字位容量RAM若干片,如需把它们扩展成8×8字位RAM。 1.试问需用几片4×4字位容量 RAM? 2.画出扩展后的电路图(可用少量与非门)。 ?

文档评论(0)

zhuliyan1314 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档