第2章章节fpgacpld器件资料.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章章节fpgacpld器件资料

2.1 PLD器件概述 PLD的集成度分类 PLD连接表示法 2.3 低密度PLD的原理与结构 2.4 CPLD的原理与结构 典型CPLD器件的结构 2.5 FPGA的原理与结构 查找表原理 典型FPGA的结构 2.6 FPGA/CPLD的编程元件 2.7 边界扫描测试技术 应用 2.8 FPGA/CPLD的编程与配置 2.8 FPGA/CPLD的编程与配置 Altera fpga配置方式 PS (passive serial) epc1,epc2,epc4… AS (active serial) epcs1,epcs4,epcs16… JTAG … 编程文件 AS: POF,JIC PS: SOF,POF,HEX,JIC JTAG: SOF,JIC 2.9 FPGA/CPLD器件概述 2.9 FPGA/CPLD器件概述 2.9 FPGA/CPLD器件概述 2.9 FPGA/CPLD器件概述 Altera 公司简介 自二十年前发明世界上第一个可编程逻辑器件开始,Altera 公司 (NASDAQ:ALTR) 秉承了创新的传统,是世界上可编程芯片系统 (SOPC) 解决方案倡导者。Altera 公司总部位于美国加州的圣何塞,并在全球的14个国家中拥有近2000名员工,其2005年度的年收入高达11.23亿美元。Altera 将其早在1983年发明的可编程逻辑技术与软件工具、IP 和设计服务相结合,向全世界近14,000家客户提供超值的可编程解决方案。 Altera 公司简介 Altera 一直在可编程系统级芯片 (SOPC) 领域中处于前沿和领先的地位,结合带有软件工具的可编程逻辑技术、知识产权 (IP) 和技术服务,在世界范围内为14,000多个客户提供高质量的可编程解决方案。我们新产品系列将可编程逻辑的内在优势 —— 灵活性、产品及时面市 —— 和更高级性能以及集成化结合在一起,专为满足当今大范围的系统需求而开发设计。Altera 可编程解决方案包括:   业内最先进的 FPGA、CPLD 和结构化 ASIC 技术 全面内嵌的软件开发工具 最佳的 IP 内核 可定制嵌入式处理器 现成的开发包 专家设计服务 2.10 FPGA/CPLD的发展趋势 习 题 2 XC4000器件的CLB结构 Cyclone器件的LE结构(普通模式) 典型FPGA的结构 1.熔丝(Fuse)型器件 2.反熔丝(Anti-fuse)型器件 3.EPROM型,紫外线擦除电可编程 4.EEPROM型 6.SRAM型 5.Flash型 边界扫描电路结构 为了解决超大规模集成电路(VLSI)的测试问题,自1986年开始,IC领域的专家成立了“联合测试行动组”(JTAG,Joint Test Action Group),并制定出了IEEE 1149.1边界扫描测试(BST,Boundary Scan Test)技术规范 引 脚 描 述 功 能 TDI 测试数据输入(Test Data Input) 测试指令和编程数据的串行输入引脚。数据在TCK的上升沿移入。 TDO 测试数据输出(Test Data Output) 测试指令和编程数据的串行输出引脚,数据在TCK的下降沿移出。如果数据没有被移出时,该引脚处于高阻态。 TMS 测试模式选择(Test Mode Select) 控制信号输入引脚,负责TAP控制器的转换。TMS必须在TCK的上升沿到来之前稳定。 TCK 测试时钟输入(Test Clock Input) 时钟输入到BST电路,一些操作发生在上升沿,而另一些发生在下降沿。 TRST 测试复位输入(Test Reset Input) 低电平有效,异步复位边界扫描电路(在IEEE规范中,该引脚可选)。 边界扫描IO引脚功能 边界扫描数据移位方式 1、测试外部引脚的连接 2、在器件运行时捕获内部数据 1、cup、dsp、arm、pld 2、编程下载、在线调试 未编程前先焊接安装 减少对器件的触摸和损伤 不计较器件的封装形式 系统内编程--ISP 样机制造方便 支持生产和测试流程中的修改 在系统现场重编程修改 允许现场硬件升级 迅速方便地提升功能 ISP功能提高设计和应用的灵活性 下载接口引脚信号名称 引脚 1 2 3 4 5 6 7 8 9 10 PS模式 DCK GND CONF_DONE VCC nCONFIG - nSTATUS - DATA0 GND JATG模式 TCK GND TDO VCC TMS - - - TD

文档评论(0)

karin + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档