- 1、本文档共55页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE
PAGE
毕业论文
基于FPGA的学校打铃器的设计
目 录
TOC \o 1-3 \h \z \u ;
cnt0:=;
elsif cpevent and cp=1 then
if cnt1=0101 and cnt0=1000 then
co=1;
cnt0:=1001;
elsif cnt01001 then
cnt0:=cnt0+1;
else
cnt0:=;
if cnt10101 then
cnt1:=cnt1+1;
else
cnt1:=;
co=0;
end if;
end if;
end if;
sqmsh=cnt1;
sqmsl=cnt0;
end process;
end SEC;
(2)分计数模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity MINUTE is
port(clk,clr:in std_logic;
co:out std_logic;
min1,min0:out std_logic_vector(3 downto 0)
);
end MINUTE;
architecture MIN of MINUTE is
begin
process(clk,clr)
variable cnt1,cnt0:std_logic_vector(3 downto 0);
begin
if clkevent and clk=1 then
if clr=1 then
if cnt1=0101 and cnt0=1000 then
co=1;
cnt0:=1001;
elsif cnt01001 then
cnt0:=cnt0+1;
else
cnt0:=;
if cnt10101 then
cnt1:=cnt1+1;
else
cnt1:=;
co=0;
end if;
end if;
end if;
end if;
min1=cnt1;
min0=cnt0;
end process;
end MIN;
(3)时计数模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity sh24 is
port(clk:in std_logic;
clr:in std_logic;
sh:buffer std_logic_vector(3 downto 0);
sl:buffer std_logic_vector(3 downto 0));
end sh24;
architecture bhv of sh24 is
begin
process(clk,clr)
begin
if (clr=0)then
sh=;
sl=;
elsif(clkevent and clk=1) then
if(sh=0010and sl=0011)then
sh=;sl=;
else sl=sl+1;
if(sl9)then sl=sl+1;
else sl=;
if(sh2)then sh=sh+1;
else sh=;
end if;
end if;
end if;
end if;
end process;
end bhv;
(4)调时模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity mux2to1 is
port(
key: in std_logic;
a,b: in std_logic;
c: out std_logic
);
end mux2to1;
architecture one of mux2to1 is
begin
process(key)
begin
if key=0then
c=b;
else
c=a;
end if;
end process;
end one;
4.闹钟模块
(1)定时模块
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY ctrl_memo IS
PORT( reset,k1,up_key: IN STD_LOGIC; --k1高电平为调时,低电平为调分
Q_hourb: OUT INTEGER RANGE 0 TO 9;--“时”高位
Q_houra : OUT INTEGER RANGE 0 TO 9;--“时”低
您可能关注的文档
- 基于表象构建概念——小学科学学习活动中构建科_学概念的实践研究.doc
- 基于贝叶斯算法分类的反垃圾邮件系统的改进硕士论文.doc
- 基于包装设计的蜂花粉的包装设_计与实现毕业论文.doc
- 基于案例的地源热泵空调系统技术经济分析论文.doc
- 基于安卓的驴友社交系统设计本科毕业论文.doc
- 基于ZigBee的土壤含水率检测系统设计毕业论文.doc
- 基于WINCE的图片播放器毕业设计论文.doc
- 基于web技术的学生成绩管理系统的毕业设计论.doc
- 基于Web技术的仓库管理系统设计与实现毕业设计论文.doc
- 基于web的新闻发布管理系统的研究与设计毕业论文.doc
- 2024年云南省大理白族自治州企业人力资源管理师之四级人力资源管理师考试【巩固】.docx
- 2024年云南省保山地区企业人力资源管理师之四级人力资源管理师考试大全附答案(基础题).docx
- 2024年云南省临沧地区企业人力资源管理师之一级人力资源管理师考试通用题库【预热题】.docx
- 2024年云南省丽江地区企业人力资源管理师之一级人力资源管理师考试题库精品带答案.docx
- 2024年云南省怒江傈僳族自治州企业人力资源管理师之一级人力资源管理师考试通关秘籍题库含答案(突破训.docx
- 2024年云南省怒江傈僳族自治州企业人力资源管理师之一级人力资源管理师考试题库(实用).docx
- 2024年云南省保山地区企业人力资源管理师之一级人力资源管理师考试大全带答案(名师推荐).docx
- 2024年云南省大理白族自治州企业人力资源管理师之四级人力资源管理师考试题库大全及答案(全国通用).docx
- 2024年中考英语专题复习之冲刺篇—阅读理解之任务型阅读 .pdf
- 2024年云南省保山地区企业人力资源管理师之一级人力资源管理师考试真题题库精品(网校专用).docx
文档评论(0)