毕业论文基于FPGA的学校打铃器设计.doc

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 毕业论文 基于FPGA的学校打铃器的设计 目 录 TOC \o 1-3 \h \z \u ; cnt0:=; elsif cpevent and cp=1 then if cnt1=0101 and cnt0=1000 then co=1; cnt0:=1001; elsif cnt01001 then cnt0:=cnt0+1; else cnt0:=; if cnt10101 then cnt1:=cnt1+1; else cnt1:=; co=0; end if; end if; end if; sqmsh=cnt1; sqmsl=cnt0; end process; end SEC; (2)分计数模块 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity MINUTE is port(clk,clr:in std_logic; co:out std_logic; min1,min0:out std_logic_vector(3 downto 0) ); end MINUTE; architecture MIN of MINUTE is begin process(clk,clr) variable cnt1,cnt0:std_logic_vector(3 downto 0); begin if clkevent and clk=1 then if clr=1 then if cnt1=0101 and cnt0=1000 then co=1; cnt0:=1001; elsif cnt01001 then cnt0:=cnt0+1; else cnt0:=; if cnt10101 then cnt1:=cnt1+1; else cnt1:=; co=0; end if; end if; end if; end if; min1=cnt1; min0=cnt0; end process; end MIN; (3)时计数模块 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity sh24 is port(clk:in std_logic; clr:in std_logic; sh:buffer std_logic_vector(3 downto 0); sl:buffer std_logic_vector(3 downto 0)); end sh24; architecture bhv of sh24 is begin process(clk,clr) begin if (clr=0)then sh=; sl=; elsif(clkevent and clk=1) then if(sh=0010and sl=0011)then sh=;sl=; else sl=sl+1; if(sl9)then sl=sl+1; else sl=; if(sh2)then sh=sh+1; else sh=; end if; end if; end if; end if; end process; end bhv; (4)调时模块 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity mux2to1 is port( key: in std_logic; a,b: in std_logic; c: out std_logic ); end mux2to1; architecture one of mux2to1 is begin process(key) begin if key=0then c=b; else c=a; end if; end process; end one; 4.闹钟模块 (1)定时模块 LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY ctrl_memo IS PORT( reset,k1,up_key: IN STD_LOGIC; --k1高电平为调时,低电平为调分 Q_hourb: OUT INTEGER RANGE 0 TO 9;--“时”高位 Q_houra : OUT INTEGER RANGE 0 TO 9;--“时”低

您可能关注的文档

文档评论(0)

weidameili + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档