5第五节 序列信号发生器.pptVIP

  • 13
  • 0
  • 约3.51千字
  • 约 15页
  • 2019-05-12 发布于湖北
  • 举报
* 什么是序列信号? 序列信号是把一组0、1数码按一定规则顺序排列的串行信号,可以做同步信号、地址码、数据等,也可以做控制信号。 这一节非常重要,是中规模集成电路的综合运用。 一、移存型序列信号发生器 1、移存型序列信号发生器的原理 移存型序列信号发生器由两部分组成: ☆ 移位寄存器 ☆ 组合电路 组合电路的输出做移位寄存器的输入,也是反馈电路,只要有反馈,寄存器就可以计数。 ☆ 规定了起始状态为110。 D Q S R 3 D Q S R 2 D Q S R 1 CP ★ 特征方程 从特征方程中可以看出:满足移存规律(第一级除外) Q1n+1 Q2n+1 Q3n+1 0 1 1 Q1 Q2 Q3 ★ 状态转换表 0 0 1 1 0 0 0 0 0 0 0 1 0 1 1 1 1 0 0 0 0 0 0 1 0 1 1 1 1 0 1 0 0 输出是每5位循环一次,循环长度M=5。 Q3=11000,11000,┄ Q2=10001,10001,┄ Q1=00011,00011,┄ ★ 三个输出序列是一样的,都由三个0两个1组成。只是起始状态不一样,只要循环起来,分不清起始状态。 由特征方程计算次态值。 D Q S R 3 D Q S R 2 D Q S R 1 CP 在移位寄存器的基础上加反馈网络形成移存型序列信号发生器。先设计移位寄存器,再设计反馈网络。 例:设00011101,┄序列信号发生器。 解:依题意可知,循环长度M=8,需要寄存器的位数n=3,因此按三位一组划分序列信号,组成8个状态循环。 0 0 0 1 1 1 0 1 0 0 0 1 1 1 0 1 Q2Q1Q0 0 0 0 0 0 1 0 1 1 1 1 1 1 1 0 1 0 1 0 1 0 1 0 0 ★满足移存规律 ★满足计数规律 构成循环 每次左移一位 状态划分: 0 0 1 0 1 0 1 0 1 0 1 1 1 1 1 1 1 0 1 0 0 0 0 0 Q0 Q1 Q2 1 1 1 0 1 1 Q0n+1 Q1n+1 Q2n+1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 Q0 Q1 Q2 0 0 1 0 1 1 1 0 0 1 1 1 0 0 0 0 1 0 1 0 1 1 1 0 用直接观察法从状态转换表得出: [Q0]CP↑ [Q1]CP↑ 满足移存规律 只要设计第一级激励输入即可。 选用74195做移位寄存器 用4选1数据选择器实现J=/K。 1 1 1 1 0 0 0 0 1 0 D0=1 D2=0 状态表: 状态转换表: 变量数大于地址数要降维。 令: 根据: D0=1 D2=0 画出用74195和4选1组成的序列信号产生器电路图。 反过来从已知电路要会分析出其响应序列。 1 0 0 0 0 0 0 1 0 0 0 0 Q0 0 1 0 0 0 0 1 0 1 1 1 /Q0 1 1 0 0 0 /Q0 1 1 1 1 1 Q0 0 1 1 1 1 1 0 0 1 1 1 1 0 0 0 X X Y Q2 Q1 Q0 /K J 序列信号可以从任意一路输出,只不过起始状态不同而已。 0 1 0 1 2 3 EN MUX Y 1 0 1 D0 D1 D2 D3 Q0 Q1 Q2 Q3 74195 1 CP 解:循环长度M=8,23=8,取n=3,用三位寄存器实现。 一、状态划分(按三位一组划分状态) 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 Q2Q1Q0 0 0 0 0 0 0 0 0 1 0 1 1 1 1 1 1 1 1 1 1 0 1 0 0 0 0 0 有两组状态均为000 有两组状态均为111 不满足寄存规律,三位寄存器不能实现这样的序列。所以要增加寄存器位数。 取n=4,重新进行状态划分。 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 Q3n+1 Q2 Q0n+1 Q1n+1 Q2n+1 Q0 Q1 Q3 0 0 0 0 0 0 0 1 0 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 0 0 1 0 0 0 0

文档评论(0)

1亿VIP精品文档

相关文档