四川大学数字电子技术基础课件第六章 第二节.pptVIP

四川大学数字电子技术基础课件第六章 第二节.ppt

  1. 1、本文档共26页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 6.2 时序逻辑电路的分析方法 6.2.1 分析时序逻辑电路的一般步骤 6.2.2 同步时序逻辑电路的分析举例 6.2.3 异步时序逻辑电路的分析举例 电路图 时钟方程、驱动方程和输出方程 状态方程 状态图、状态表或时序图 判断电路逻辑功能 1 2 3 5 时序电路的分析步骤: 计算 4 6.2.1 分析时序逻辑电路的一般步骤 例1 输出方程: 同步时序电路,时钟方程省去。 驱动方程: 1 写方程式 6.2.2 同步时序逻辑电路的分析举例 2 求状态方程 T触发器的特性方程: 将各触发器的驱动方程代入, 即得电路的状态方程: 3 计算、列状态表 4 画状态图时序图 5 电路功能 由状态图可以看出,当输入X =0时,在时钟脉冲CP的作用下,电路的4个状态按递增规律循环变化,即: 00→01→10→11→00→… 当X=1时,在时钟脉冲CP的作用下,电路的4个状态按递减规律循环变化,即: 00→11→10→01→00→… 可见,该电路既具有递增计数功能,又具有递减计数功能,是一个2位二进制同步可逆计数器。 时钟方程: 输出方程: 同步时序电路的时钟方程可省去不写。 驱动方程: 例2 求状态方程 JK触发器的特性方程: 将各触发器的驱动方程代入,即得电路的状态方程: 计算、列状态表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 0 0 1 1 0 0 画状态图、时序图 状态图 时序图 电路功能 有效循环的6个状态分别是0~5这6个十进制数 字的格雷码,并且在时钟脉冲CP的作用下,这 6个状态是按递增规律变化的,即: 000→001→011→111→110→100→000→… 所以这是一个用格雷码表示的六进制同步加法计数器。当对第6个脉冲计数时,计数器又重新从000开始计数,并产生输出Y=1。 例3:试画出下图所示时序电路的状态转换图,并画 出对应于CP的Q1Q0和输出Z的波形。设电路的初 始状态为00。 (1)驱动方程: (2)输出方程: (1)驱动方程: (3)状态方程: (2)输出方程: 时序图: 例1 6.2.3 异步时序逻辑电路的分析举例 异步时序电路,时钟方程: 驱动方程: 1 写方程式

文档评论(0)

ormition + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档