- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3.2 半导体存储器 3.SRAM存储器的组成 存储体 读写电路 地址译码器 控制电路 例 SRAM 的读写时序 冗余校验的基本思想: 有效信息位+校验位→校验码 ↓ 译码检测 奇偶校验码(能检出一位错的检错码) 检测依据:约定校验码中1的个数为奇数/偶数 汉明校验码(能纠正一位错的纠错码) 检测依据:多重奇偶校验,将出错位变反纠正。 CRC校验码 检测依据:模2运算(模2减、模2除),不同出错位数对应不同余数。 3.3 ROM和闪存 2. 闪速存储器 系统BIOS 3. CMOS与BIOS 系统BIOS 3. CMOS与BIOS 3. CMOS与BIOS BIOS基本功能 BIOS中断服务程序:可编程接口,用于程序软件功能与硬件之间连接。 BIOS系统设置程序:设置CMOS RAM中的各项参数。 POST上电自检(Power On Self Test):通常包括对CPU、640K基本内存、1M以上的扩展内存、ROM、主板、CMOS存储器、串口com、并口、显卡、软硬盘子系统及键盘进行测试。 BIOS系统启动自举程序:系统完成POST自检后,ROM BIOS就首先按照系统CMOS设置中保存的启动顺序搜索软硬盘驱动器及CD-ROM、网络服务器等有效启动驱动器,读入OS引导记录,然后将系统控制权交给引导记录,并由引导记录完成系统的顺序启动。 其他附加功能:许多技术(如 PnP 技术—即插即用技术、热插拔技术)、高级电源管理、硬件状态监视、设备管理、系统安全设置等。 BIOS工作原理 上电,计算机从BIOS芯片中读取出指令代码进行系统硬件自检,对PnP设备进行检测和确认,依次从各个PnP部件上读出相应部件正常工作所需的系统资源数据等配置信息。 系统将所有配置数据ESCD(Extended System Config Data)写入BIOS中。 所有检测完成,BIOS将系统控制权交给系统引导模块,由它完成操作系统的装入。 CMOS CMOS是微机主板上的一块可读写RAM芯片,主要用于保存当前系统的硬件配置和操作人员对某些参数的设定 CMOS RAM芯片由系统通过一块后备电池供电,因此无论是在关机状态中还是遇到系统掉电,CMOS信息都不会丢失。 由于CMOS RAM芯片本身只是一块存储器,只具有保存数据的功能,所以对CMOS中各项参数的设定要通过专门的程序。 BIOS与CMOS BIOS:主板上一块EPROM或EEPROM芯片,装有系统的重要信息和设置系统参数的设置程序(BIOS Setup程序)。 CMOS:主板上一块可读写RAM芯片,装有关于系统配置的具体参数,其内容可通过设置程序进行读写,靠后备电池供电,掉电后信息不会丢失。 进行BIOS/CMOS设置 新购微机 新增设备 CMOS数据意外丢失 系统优化 3.4 高速存储器 3.5 Cache 3.5.1 Cache基本原理 cache是介于CPU和主存之间的小容量存储器存取速度比主存快。它能高速地向CPU提供指令和数据,加快程序的执行速度。它是为了解决CPU和主存之间速度不匹配而采用的一项重要技术 L1 Cache L2 Cache 访问Cache命中 访问Cache未命中 3.6 虚拟存储器 虚拟存储器的基本概念 ?????? 1.什么是虚拟存储器 虚拟存储器只是一个容量非常大的存储器的逻辑模型,不是任何实际的物理存储器。 它借助于磁盘等辅助存储器来扩大主存容量,使之为更大或更多的程序所使用。 它指的是主存-外存层次。以透明的方式给用户提供了一个比实际主存空间大得多的程序地址空间 例 系统为某进程分配三个物理块(页框),程序执行过程中访问页面走向为:(OPT算法) 7 0 1 2 0 3 0 4 2 3 0 3 2 1 2 0 1 7 0 1 3.5 Cache 3.5.4 Cache的写操作 为使Cache内容与主存内容保持一致,可采用以下的写操作策略: 写回法 全写法 写一次法 3.6 虚拟存储器 物理地址由CPU地址引脚送出,用于访问主存的地址。 虚拟地址由编译程序生成的,是程序的逻辑地址,其地址空间的大小受到辅助存储器容量的限制。 3.6 虚拟存储器 分页技术把程序空间分成若干长度相等的
您可能关注的文档
- 西北工业大学可编程计算机控制器原理与应用课件4.1 PCC在包装行业中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.2 PCC在轻工产品生产中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.3 PCC在机械加工与制造的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.4 PCC在能源控制中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.5 PCC在食品加工中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.6 PCC在数字秤及数据处理中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.7 PCC在塑料加工中的应用.ppt
- 西北工业大学可编程计算机控制器原理与应用课件4.8 PCC在印刷行业中的应用.ppt
- 西北工业大学现代通信系统原理课件第八章 差错控制编码.ppt
- 西北工业大学现代通信系统原理课件第二章 信道与噪声.ppt
文档评论(0)