西北师范大学数字电子技术课件第四章 触发器.pptVIP

西北师范大学数字电子技术课件第四章 触发器.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、 RS触发器 1. 状态真值表 RS触发器逻辑功能见表4.1。 S=1,R=0,Qn+1=1,触发器置1; S=0,R=1,Qn+1=0,触发器置0; S=R=0,Qn+1=Qn,触发器状态不变(保持); S=R=1,触发器失效,禁止此状态出现。 2.特征方程、状态转换图 RS触发器的特征方程为 二、 JK触发器 在钟控RS触发器中,必须限制输入R和S同时为1的出现,这给使用带来不便。为了从根本上消除这种情况,可将钟控RS触发器接成JK触发器。 1. JK触发器真值表 JK触发器状态真值表如表4.2所示。 2.特征方程、状态转换图 JK触发器的特征方程为 三、 D触发器 RS触发器和JK触发器有两个输入端。D是触发器只有一个输入端的触发器。 1. D触发器状态真值表 D触发器的状态真值表见表4.3。 2.特征方程、状态转换图 由真值表得D触发器的的特征方程为 Q n+1=D 由真值表得D触发器的状态转换图如图 (b)所示。 四、T 触发器 如果把JK触发器的两个输入端J和K连在一起,并把这个连在一起的输入端用T表示,这样就构成了T触发器。 1. T触发器状态真值表 T触发器的状态真值表见表4.4。 2.特征方程、状态转换图 T触发器的特征方程为 由真值表得T触发器状态转换图如图 (b)所示。 例3:时钟CP波形如图所示,试画出各触发器Q端的波形,设各输出端Q的初始状态Qn=0 。 重点: 表4.3 D触发器状态真值表 1 10 11 0 00 01 Q n+1 D Qn D触发器的卡诺图及状态转移图 (a)卡诺图 (b)状态转移图 表4.4 T 触发器状态真值表 翻转 1 0 10 11 保持 (Qn+1=Qn) 0 1 00 01 说明 Qn+1 T Qn 触发器的卡诺图及状态转移图 (a)卡诺图 (b)状态转移图 例1:时钟CP及输入信号D 的波形如图所示,试画 出各触发器输出端Q的波形,设各输出端Q的 初始状态=0. 4.6 应用举例 课堂练习(续) CP D Q1 课堂练习(续) CP D Q1 例2:时钟CP波形如图所示,试画出各触发器输出端Q的波形,设Q的初始状态=0. CP Q1 Q2 * 相关知识回顾: 第四章 触发器 组合电路: 不含记忆元件 、无反馈 、输出与原来状态无关。 本章任务: (1)触发器: 本章重点: 通过学习触发器,建立时序的概念, 为后续章节的学习打好基础。 是记忆元件 、有反馈 、输出与原来状态有关。 (2)触发器分类。 (3)触发器外部逻辑功能、触发方式。 4. 2 R-S触发器 4.3 主从触发器 4.4 边沿型触发器 4.5 触发器逻辑功能及其描述 4.1 概述 4.6 应用举例 二、触发器特点: 三、触发器分类: 能够存储一位二进制信息的基本单元。 1.有两个能够保持的稳定状态,分别用来表示逻辑0和逻辑1。 2.在适当输入信号作用下,可从一种状态翻转到另一种状态; 在输入信号取消后,能将获得的新状态保存下来。 按触发方式分:电位触发方式、主从触发方式及边沿触发方式。 按逻辑功能分:R-S触发器、D触发器、J-K触发器和T触发器。 一、触发器 4.1 概述 4.2 R-S触发器 1 1 1 0 1 1 0 1 一、电路图与逻辑符号 (2)由两个“与非”门构成的R-S触发器电路图 RD=1,SD=1,Q=0: =1 两个稳定状态: RD=1,SD=1,Q=1: =0 RD,SD:输入 RD、SD为1 输出不变 (1)逻辑符号 ;Q, :输出 1 0 真值表 RD SD Q 0 1 0 1 1 0 1 0 0 0 不定(Ф) 1 1 不变 0 0 0 1 1 0 0 1 1 1 二、真值表 RD=0,SD=1: =1,Q=0 RD=1,SD=0: =0,Q=1 RD=1,SD=1: 、Q(不变) RD=0,SD=0: =Q=1,不稳定 RD、SD同时变 为1时,输出不稳定。 RD:置零或复位端(低电平置零,逻辑符号上用小圆圈表示。) :触发器非端或0端 真值表 RD SD Q 0 1 0 1 1

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档