射频驱动放大器的研究与设计-微电子学与固体电子学专业论文.docxVIP

射频驱动放大器的研究与设计-微电子学与固体电子学专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中文摘要揍要:在发射系统中功率放大嚣是的重要缓成部分,作为发射祝的术级,功率放 中文摘要 揍要:在发射系统中功率放大嚣是的重要缓成部分,作为发射祝的术级,功率放 大器的律用是将高频信号放大至所需翡功率,苏满足发骞|天线或负载单元的要求。 而功率驱动放大器位于功率放大器的输入端,其作用是向功率放大器提供足够的 输入信号,以驱动功率放大器输出足够的功率。本论文采用CMOS工艺设计了无 线发射撬射频翦端的关键模块驱动放大器。 无线通信在当前的应用越束越广泛,并向着高频、宽带的方向发展。作为通 信系统重要组成部分的发射机则有蘅高工作频率、高集成度、低功耗和低成本的 要求。隧蓑CMOS工艺的发展,采用CMOS工艺实现射频透信电路和系统成为合 理豹选择。CMOS电路功耗小、成本低、易集戚,嚣面使爝CMOS工艺制造集成 电路具有巨大的优势。同时为了实现单片系统(SOC)的集成电路,采用CMOS工 艺实现其射频模拟信号处理功能是发展的方向。 本文将主要从研究功率驱动放大器天手,首先了解射频集成电路酶主要器箨 和基本原理,研究驱动放大器的各项特性指标,然后按照设计指标,选择合适的 电路结构和参数完成设计。 本文熊电路采爰的是JAZZ 0.359m CMOS羔艺,并且在Cadence I其下设计 完成了频率从1GHz到2GHz麴宽带功率驱动敖大器。该CMOS驱动放大器工作 电压为3.3V,实现了从单端输入、差分双端输出,其中输入阻抗为75fl,输出阻 抗为50Q。 邀路采震两级放大器的结捣。第一缀是共漂共攮结构,实现萃豢输入、攀端 输出,考虑到宽带的匹配原理,设计了二阶巴特沃斯滤波器作为输入匹配网络, 并用并联补偿技术扩大带宽;第二级放大器是差分结构,实现单端输入、双端输 塞,这晕设计了Balun瞧路寒馒差分输出在频率范圈内增益梧等,裙位差180。, 并且设计参数使其满怒50Q韵输出阻抗匹配。 最后实现的电路在前仿时两个输出端口的增益在频率为IGHz时分别为 17+83dB、17,78dB,l。5GHz时分别为19.54dB、19。77dB,2GHz时分别为16。50dB, 17。17dB。在1GHz到2GHz豹频率范圈内输入输凄阻挠莲琵,增盏差满±l蠢转,楣 位差满足180+10。在1GHz时噪声系数NF=4.13dB,1GHz到2GHz的频率范罔内 稳定因子KI。IdB压缩点输入功率为.8.40dBm,输出功率为8.40dBm。三阶交 谲点输入功率受l。36dBm,输出功率为19,ldBm。 关键词:CMOS;驱动放大器;宽带;S参数;凝源共栅结构 分类号:TN722 AB AB STRACT ABSTRACT:Power amplifier is a key component of the transmitter,the function of power amplifier is amplify high frequency signal to the necessary power to meet the transmitting antenna or load requirements.The driver amplifier in the input of the power amplifier,which role is to provide adequate input power,to drive the power amplifier output enough power.This thesis designs the driver amplifier based on CMOS technologywhich is the key block in transmitters front-end. In recent years,the application of wireless communication is increasingly broad。 The direction of it is higher frequency and wider band。CMOS circuits are perfect for 氇ey have low power,low cost and can be easily integrated。At the same time,in order to achieve system on a chip(soc),use CMOS technology is the development direction. The driver amplifier is based on the JAZZ O.35Irtm CMOS process,and use Cadence tools

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档