晶体管规则阵列设计专业技术标准.PPTVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
晶体管规则阵列设计专业技术标准

晶体管规则阵列设计技术 ;4.1 晶体管阵列及其逻辑设计应用;4.1.1 全NMOS结构ROM ;动态NMOS或非结构ROM;4.1.2 ROM版图;2. NMOS与非结构ROM版图 ;; 对于并联形式的器件采用不制作或开路的方法去除; 对于串联形式的器件采用不制作或短路的方法去除; 对于NMOS管,可以不做栅或漏; 对于NMOS管,采用离子注入的方法可去除: 1)并联结构,采用提高开启电压实现开路,注入与衬底相同的杂质; 2)串联结构,采用降低开启电压到负向(耗尽)实现短路,注入与衬底相反的杂质。;例题:按照真值表,用NMOS或非ROM结构电路实现逻辑。 ;;;;;地址译码器(输入变量组合的枚举):;4.2 MOS晶体管开关逻辑 ;4.2.1 开关逻辑;CMOS结构的MUX;带有提升电路的MUX;2. MUX逻辑应用 ;;例2:设计一个实现四种逻辑操作的电路,其中控制信号为K1K0,逻辑输入为A、B,当K1K0=00时,实现A、B的与非操作;当K1K0=01时,实现A、B的或非操作;当K1K0=10时,实现A、B的异或操作;当K1K0=11时,实现A信号的倒相操作; ;;4.2.2 棒状图 ;4.3 PLA及其拓展结构 ;4.3.1 “与非-与非”阵列结构;4.3.2 “或非-或非”阵列结构 ;例3:用或非-或非结构的PLA实现下面的逻辑 解:这个逻辑函数就是例2描述的逻辑,我们在例2中采用的是ROM+MUX的结构,现在采用PLA进行设计。首先需将函数化为标准的与-或表达式:;;;;4.3.3 多级门阵列(MGA) ;;;;4.4 门阵列 ;;;4.4.1 门阵列单元 ;;;;;4.4.2 整体结构设计准则 ;;;4.4.3 门阵列在VLSI设计中的应用形式 ;1. 固定门阵列 ;2. 优化门阵列 ;4.5 晶体管规则阵列设计技术应用 ;;2. E2PROM晶体管 ;3. 编程的概念

文档评论(0)

GONG岁月 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档