计算机体系结构培训课件.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DLX ALU指令 Integer Arithmetic (add, sub) X (signed, unsigned) X (register, immediate) e.g. ADD, ADDI, ADDU, ADDUI MULT, MUTU, DIV, DIVU - operands in FPR’s, result = 32bits Logical (and, or, xor) X (register, immediate) e.g. AND, ANDI, OR, ORI, XOR, XORI LHI loads upper half of register with immediate value note a full 32-bit immediate constant will take 2 instructions 精品 DLX ALU 指令(续) Shifts (left, right) X (logical, arithmetic) X (immediate, variable=reg) e.g. SLL, SLLI, SRAI etc. Set conditional well a register anyway (LT, GT, LE, GE, EQ, NE) X (register, immediate) e.g. SLT, SGEI puts 1 or 0 in the destination register branches then test for Z or nonZ Things to notice check whether logical left shifts cause CC to change lack of CC and FP status bits specified lack of rotates in the shift options lack of a NOT or a NEG instruction 精品 RISC为什么会减少CPI 硬件方面:硬布线控制逻辑,减少指令和寻址方式的种类,使用固定格式,采用Load/Store,指令执行过程中设置多级流水线。 软件方面:十分强调优化编译的作用 精品 RISC的关键技术 延时转移技术 指令取消技术 重叠寄存器窗口技术 指令流调整技术 硬件为主固件为辅 精品 操作类型小结 以下指令类型使用频度最高,指令系统应该支持这些类型的指令 load, store, add, subtract, move register-register, and, shift, compare equal, compare not equal, branch, jump, call, return; 精品 review ISA功能设计-确定提供哪些操作类型。 CISC 目标:强化指令功能,减少指令的指令条数,以提高系统性能 基本方法:面向目标程序的优化,面向高级语言和编译器的优化 RISC 目标:通过简化指令系统,用最高效的方法实现最常用的指令 主要手段:充分发挥流水线的效率,提高CPI 精品 2.5 指令格式 Variable: Fixed: Hybrid: … … 精品 指令格式选择策略 ? 如果代码长度最重要,那么使用变长指令格式 如果性能至关重要,使用固定长度指令 有些嵌入式CPU附加可选模式, 由每一应用自己选择性能还是代码量 有些机器使用边执行边解压的方式 精品 指令格式 如果每条指令存在多个存储器操作数,或有多种寻址方式 =每一操作数都要说明其寻址方式 对于Load-store型机器,每条指令有一个存储器地址,并且只有较少的寻址方式 = 可以将寻址方式反映在操作码中 精品 review ISA的分类 累加器型、堆栈型和寄存器型 寻址方式 立即寻址、偏移寻址和寄存器寻址 偏移量字段:12 ~ 16 bits 立即数字段: 8 to 16 bits 指令格式 变长指令格式、定长指令格式、 以上两种格式的折中 精品 MIPS 寻址方式/指令格式 op rs rt rd immed register Register (direct) op rs rt register Base+index + Memory immed op rs rt Immediate immed op rs rt PC PC-relative + Memory 所有指令都是32位宽 Register Indirect? 精品 2.6 编译技术与计算机体系结构设计 使用汇编语言编程已不是主流 现在使用汇编的人很少 因此编译器更需要ISA 编译器的设计目标 正确性 编译后

文档评论(0)

liuxiaoyu99 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档