20XX年EDA技术及应用朱正伟等编着,清华大学出版社.ppt

20XX年EDA技术及应用朱正伟等编着,清华大学出版社.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA技术与VHDL;EDA技术及应用 朱正伟 等编著,清华大学出版社 CPLD/FPGA的开发和应用 徐光辉 等编著 ,电子工业出版社 数字系统设计与Verilog HDL  王金明 等编著 ,电子工业出版社 EDA技术实用教程  潘 松  等编 编著 ,科学出版社 EDA技术与应用 江国强 等编著 ,电子工业出版社;第1章 绪论 第2章 可编程逻辑器件 第3章 VHDL 第4章 常用单元的设计举例 第5章 有限状态机设计;第1章 绪论;现代电子设计技术的核心是: EDA(Electronic Design Automation)技术 EDA技术就是依靠功能强大的电子计算机,在EDA工具软件平台上,对以硬件描述语言HDL(Hardware Description Language)为系统逻辑描述手段完成的设计文件,自动地完成逻辑编译、化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件CPLD/FPGA或专用集成电路ASIC(Application Specific Integrated Circuit)芯片中,实现既定的电子电路设计功能。 EDA技术使得电子电路设计者的工作仅限于利用硬件描述语言和EDA软件平台来完成对系统硬件功能的实现,极大地提高了设计效率,减少设计周期,节省设计成本。;EDA是在20世纪90年代初从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 一般把EDA技术的发展分为CAD、CAE和EDA三个阶段。; CAD(Computer Aided Design)是EDA技术发展的早期阶段,在这个阶段,人们开始利用计算机取代手工劳动。但当时的计算机硬件功能有限,软件功能较弱,人们主要借助计算机对所设计的电路进行一些模拟和预测,辅助进行集成电路版图编辑、印刷电路板PCB(Printed Circuit Board)布局布线等简单的版图绘制等工作。 CAE(Computer Aided Engineering)是在CAD的工具逐步完善的基础上发展起来的,尤其是人们在设计方法学、设计工具集成化方面取得了长足的进步,可以利用计算机作为单点设计工具,并建立各种设计单元库,开始用计算机将许多单点工具集成在一起使用,大大提高了工作效率。;ESDA技术以硬件描述语言、系统级仿真、基于可编程器件(CPLD/FPGA)综合等技术为特征。特别重要的是世界各EDA公司致力推出兼容各种硬件实现方案和支持标准硬件描述语言的EDA工具软件,都有效地将EDA技术推向成熟。 今天,EDA技术已经成为电子设计的重要工具,无论是设计芯片还是设计系统,如果没有EDA工具的支持都将是难以完成的。EDA工具已经成为现代电路设计师的重要武器,正在起作越来越重要的作用。 ;EDA Electronic Design Automation EDA /= Protel、PSPISE、EWB、…?;自主知识产权 开发技术标准化、规范化、IP Core(Intellectual Property)的可利用性 自顶向下的设计方案,设计效率高和规模大 现代电子开发技术的发展方向,全方位仿真、充分利用现代计算机技术 先进的编程下载技术-isp, 和硬件测试技术-JTAG 对于硬件经验要求不高,仅需集中精力于系统本身功能的实现 CPLD的纯硬件加密的可靠性要好得多 高速性能好(对比MCU的指令执行方式) 高可靠性(对比MCU的复位、程序跑飞缺陷) 可设计成单片系统--- SYSTEM ON A CHIP - SOC;1、逻辑行为的实现 如:译码器、红绿交通灯控制、表决器、显示扫描器、电梯控制乒乓球等电路的设计,时钟频率一般低于4MHz 2、控制与信号传输功能的实现 如:各类信号发生器、A/D采样控制器、FIFO、RS232或PS/2通信、FPGA/CPLD与单片机综合控制等电路的设计,时钟频率一般在25MHz左右 3、算法的实现 如:离散FFT变换、数字滤波器、浮点乘法器、高速宽位加法器、数字振荡器、数字锁相环、调制解调器、图象DSP等电路的设计,时钟频率一般在50MHz以上;HDL - Hardware Description Language;ALTERA: MAX+PLUSII、QUARTUS II LATTICE: isp EXPERT SYSTEM、 isp Synario Starter ispDesignExpert XILINX: FOUNDATION F

文档评论(0)

wangxue1 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档