毕业论文--基于FPGA的DDS信号源的设计.docVIP

  • 19
  • 0
  • 约2.75万字
  • 约 45页
  • 2019-06-01 发布于天津
  • 举报

毕业论文--基于FPGA的DDS信号源的设计.doc

目 录TOC \o 1-3 \h \u 12311 绪论 1 4501 1、DDS波形发生器的理论介绍 2 3685 1.1、DDS的基本原理与特点 2 14216 1.2、DDS信号的优点与缺点 4 4890 1.2.1、DDS的优点 4 6756 1.2.2、DDS的缺点 4 6583 2、系统整体框架 5 29333 2.1、整体框图 5 24613 2.2、工作原理 5 30954 2.3、方案比较 5 27762 3、FPGA子系统搭建 6 29122 3.1、DDS内核搭建 6 13769 3.1.1、相位累加器 6 21190 3.1.2、波形存储器 7 20935 3.1.3、频率字寄存器 7 24394 3.1.4、波形选择模块 8 12764 3.2、UART模块 8 14533 3.2.1、UART收发时序 8 6238 3.2.2、波特率模块 9 3077 3.2.3、串行接受模块 10 27503 3.2.4、串行发送模块 10 2311 3.2.5、RTL级UART 11 31725 4、单片机子系统设计 11 673 4.1、LCD12864模块 11 18688 4.1.1、LCD12864显示程序设计 12 15453 4.2、4*4矩阵键盘模块 12 19720 4.2.1、矩阵键盘硬件连接 12 24623 4.2.2、矩阵键盘扫描程序 13 1777 5、外围电路搭建 13 8950 5.1、D/A转换电路 13 19259 5.1.1、TLC5620简介 13 5602 5.1.2、TLC5620模块原理图 14 569 5.2、二阶低通滤波电路 14 21563 5.3、系统电源电路 15 25942 6、系统软件流程图 16 30740 7、系统调试与仿真 17 7002 8、总结与展望 20 22007 8.1、总结 20 21512 8.2、展望 20 16010 参考文献 21 17811 致 谢 22 16059 附 录 23 基于FPGA的DDS信号源的设计 摘 要 直接数字频率合成(DDS)是从相位的角度出发进行频率合成的新技术。根据DDS的原理框图以及工作方式,FPGA内部定制DDS内核,用Verilog 硬件描述语言实现各模块。MCU实现与FPGA的通信,将预设的波形值传给FPGA。FPGA模块实现波形数据的存储与输出(采用查找表的方法)。TLC5620作为D/A 转换器,将波形数据转换为模拟量。二阶有源滤波网络滤波实现高频信号滤除。频率调节范围:0Hz-6MHz,最小步进值:2Hz,同时在液晶显示屏上显示所选的波形及频率值。与传统信号源相比,DDS的波形平滑、精确度高、设计灵活、易于实现、便于扩展。 关键词: DDS,FPGA,MCU,信号源 FPGA design of the DDS signal source based Abstract Direct Digital Synthesis (DDS) is the starting frequency synthesis of new technology from the phase angle. According to the principle diagram and working methods of the DDS, FPGA internal custom DDS kernel, using Verilog hardware description language modules. MCU communication with the FPGA to achieve the preset waveform values passed to FPGA. FPGA module storage and output waveform data (using the look-up table method). TLC5620 as the D / A converter, the waveform data is converted to analog. Secondary active filter network filtering high frequency signal is filtered out. Frequency adjustment range: 0Hz-6MHz, the minimum step value

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档