电工电子实验(二)第4次课.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
卢庆莉 编写 触发器实验的讲课课件 * * * 主要授课内容: 二、D触发器的应用举例 三、实验内容介绍 一、触发器的学习要点 一、触发器的学习要点 1、触发器功能: 可记忆一位二进制数。 2、基本RSFF 3、常用触发器: DFF(维持 — 阻塞DFF) 负边沿JKFF 基本RSFF 特征方程:(重点) 功能表: DFF(维持 — 阻塞DFF) 特征方程:(或次态方程) Qn+1 = [ D ] ? CP↑ 式中:“CP↑”表示FF状态的变化发生在CP的上升沿。 功能表: 二、D触发器的应用举例: 例一: 二分频电路(DFF处于计数状态) 例二:用DFF接成2位二进制加法计数器 Q1 Q2 例三:用DFF接成2位二进制减法计数器 三、实验内容介绍 3bit可控延迟电路: 设计一个3比特可控延时电路,该电路有一个时钟信号CP,一个串行输入信号F1,一个串行输出信号F2,F1和F2均与时钟信号CP同步,另有2个控制信号K2和K1。对该电路的逻辑功能要求是: 1) 当K2K1=00时,F2=F1,F2与F1无延时; 2) 当K2K1=01时,F2比F1延迟一个时钟周期; 3) 当K2K1=10时,F2比F1延迟两个时钟周期; 4) 当K2K1=11时,F2比F1延迟三个时钟周期。 3bit可控延迟电路的电路模型: ①用3个DFF实现移位寄存器 设计思路:移位寄存器+数据选择器 ② 用电子开关实现1bit、2bit、3bit延迟。 最终实现3bit可控延迟器: 序列信号有74161的Qcc产生: 对所设计的电路进行管脚编号 对电路进行管脚标号: 画出预测波形: 思考题: 1、选择题 (1)触发器 没有空翻 (没有空翻,有空翻);触发器可用于 设计计数器和移位寄存器 (锁存数据,设计计数器和移位寄存器);触发器的触发方式 边沿触发 (边沿触发,电平触发)。 (2)锁存器 有空翻 (没有空翻,有空翻);锁存器可用于 锁存数据 (锁存数据,设计计数器和移位寄存器);锁存器的触发方式 电平触发 (边沿触发,电平触发)。 (3)CMOSFF的输入端在使用时,多余的输入端 不可以悬空(不可以悬空,可以悬空)。对于与非门多余的输入端 接高电平(接高电平,接地),对于或非门多余输入 接地 (接高电平,接地)。 * * * *

文档评论(0)

金华 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档