数字逻辑讲义第6章寄存器和移位.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
思考:下列命题的Verilog HDL描述 1)8位右循环一个“0” 2)8位右循环一个“1” 3)8位左循环一个“0” 4)8位左循环一个“1” * 6.2 寄存器 在数字系统中经常使用寄存器存放二进制代码,如地址寄存器、指令寄存器、数据寄存器、控制寄存器、状态寄存器、……,寄存器是由一组触发器构成的,信息是在统一的时钟脉冲作用下存入寄存器。 1)简单寄存器 通用四位并行寄存器74LS175 CLK CLR 1D 2D 3D 4D 1Q 1Q 2Q 2Q 3Q 3Q 4Q 4Q 74LS175 逻辑符号 互补输出端 数据输入端,在CP上升沿写入寄存器。 CP /CLR 异步清零 其逻辑图见教材P212。 2)有控制功能的寄存器 / RESET有效时,通过异步清零端将寄存器置为:0000 在CP上升沿,数据输入端(ABCD)的信息写入寄存器 只有在控制信号M=1时,才送到输出端(QAQBQCQD) 八位三态输出并行寄存器74LS374 逻辑符号 CLK OE 1D 2D 3D 4D 5D 6D 7D 8D 1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q 74LS374 CP /OE 在CP上升沿,8位数据写入寄存器。 /OE=0,寄存器数据输出;/OE=1,高阻状态。这种寄存器适于挂接到公共总线上。 其逻辑图见教材P213。 输出选通 使能输入8位并行寄存器74LS377 逻辑符号 CLK EN 1D 2D 3D 4D 5D 6D 7D 8D 1Q 2Q 3Q 4Q 5Q 6Q 7Q 8Q 74LS377 CP /G /G=0时,在CP上升沿,8位数据才写入寄存器。 1 1 ≥1 D CLK Q 1 1D /G CP 1位等效逻辑图 /G=1时,保持 二选一 寄存器的Verilog HDL描述 module myreg_8 ( data, clk, reset, oe, q ) ; input clk, reset, oe ; input [7:0] data ; output [7:0] q ; reg [7:0] temp ; // 目的? assign q = ( oe==1 ) ? temp : 8’h00; // 功能? always @ ( posedge clk or negedge reset ) begin if (!reset) temp = 8’h00; // 同步清零? else temp = data; end endmodule 如何添加输入使能? 移位寄存器是一种既能存储数据,又能对所存数据在 时钟节拍作用下按位向高位(或低位)顺移的寄存器。 按逻辑功能划分:串行输入——串行输出; 串行输入——并行输出; 并行输入——串行输出; 并行输入——并行输出。 按移位方式划分: 单向移位、双向移位、 循环移位、扭环移位 利用移位操作,可实现简单的乘除法。例如:将原寄存 器中的数据向高位移一位,相当于乘以 2;向低位移一位, 相当于除以 2。 在数字通信系统中,移位寄存器广泛用于并行数据和 串行数据之间的转换。 6.3 移位寄存器 1)串入——串出结构移位寄存器 SERIN SEROUT 若视该电路为右移,则左移? 串入—串出的Verilog HDL模型 module shifter_R ( SERIN, CP, SEROUT ) ; input SERIN, CP ; output SEROUT ; reg [3:0] Q ; always @ ( posedge CP ) begin Q[3]= SERIN; Q[2]=Q[3]; Q[1]=Q[2]; Q[0]=Q[1]; end assign SEROUT= Q[0]; //

文档评论(0)

duoduoyun + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档