第16章存储器与可编程逻辑器件6页.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第16章 存储器与可编程逻辑器件 例16.1 试用如图16.1所示的8×4位ROM实现一个排队组合电路。电路的功能是输入信号A,B,C,通过排队电路后分别由Yl,Y2,Y3输出。但在同一时刻只能有一个信号通过,如果同时有两个或两个以上的信号输入时,则按A,B,C的优先顺序通过。 解 本例给出的是一个8×4位ROM,该ROM的存储体可存储8个4位的二进制代码,并用来实现一个3路输入信号A,B,C的排队电路,要求画出对应的ROM存储矩阵图。依照题意分析列出排队电路的真值表,如表16.1所示。 利用3个输入信号作为地址译码器的输入代码,对应于3个输出端的逻辑取值作为存储的内容,并设4条位线分别为D3=YA,,D2=YB,D1=YC,D0=0,画出的ROM存储矩阵如图16.2所示。 例16.2 试用ROM设计一个乘法器实现两个二位二进制数相乘,画出ROM电路的与或逻辑阵列。 X1 X0 Y1 Y0 Z3 Z2 Z1 Z0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 0 0 0 0 0 0 1 1 0 1 1 0 1 0 0 1 解:设两个二位二进制数分别为: 二位二进制数的乘积(输出)最大为四位,设乘积为: 依照所要求的电路功能,列出电路真值表如表16.2所示; 利用ROM实现的乘法器的与或阵列图如图16.3所示。 A1B1C1D1? A 1 B 1 C 1 D 1 ? Y1 Y2 Y3 Y4 解 由图16.4.可知,此PLA所实现的逻辑函数为 由上述逻辑式可知,此PLA实现了四位二进制码到循环码的转换。 例16.4 用PLA实现8421BCD同步计数器及七段显示译码电路。 解 (1)设计8421BCD同步计数器。8421BCD同步计数器状态转换表如表16.3所示,根据同步时序电路的设计方法求出所用4个D触发器的激励函数: (2)设计8421BCD七段显示译码电路。8421BCD七段显示译码电路的真值表如表16.4所示。表中输出0表示该段亮;1表示该段灭,通过各段卡诺图化简得: 由于DCBA表示8421BCD同步计数器的输出,所以令DCBA=Q4Q3Q2Q1,上式可改写为: (3)根据设计结果画出PLA阵列图。根据各级触发器的激励函数及七段译码输出方程,可作出PLA阵列图,如图16.5所示。 例16.5 试用PLA及D触发器实现如图16.6所示4位移位寄存器电路,并画出PLA阵列图。 解 本题是给定逻辑电路的原型,求用PLA构成具有相同逻辑功能的电路。实际上是要求用PLA实现原电路中的组合逻辑部分,并与触发器构成完整的时序逻辑电路。依照题意,由图16.6所示电路可得: 当M=0时,并行输入数据信号ABCD。 当M=1时,左移位操作。 现以寄存器功能选择信号M,并行输入数据信号A,B,C,D及触发器状态信号Q4,Q3,Q2,Ql作为PLA的输入构成其与阵列;并以各触发器的激励函数作为PLA的输出构成其或阵列,再与各触发器相连接,即可作出PLA的阵列图如图16.7所示。

文档评论(0)

allap + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档