- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
中南大学EDA VerilogHDL试题(附答案)
一、填空题(10 分,每小题1 分)
1. 用EDA 技术进行电子系统设计的目标是最终完成 的设计与实现。
2. 可编程器件分为 和 。
3. 随着 EDA 技术的不断完善与成熟, 的设计方法更多的被应用于
Verilog HDL 设计当中。
4. 目前国际上较大的PLD 器件制造公司有 和 公司。
5. 完整的条件语句将产生 电路,不完整的条件语句将产生 电路。
6. 阻塞性赋值符号为 ,非阻塞性赋值符号为 。
二、选择题 (10 分,每小题2 分)
1. 大规模可编程器件主要有 FPGA 、CPLD 两类,下列对FPGA 结构与工作原理的描述
中,正确的是 。
A .FPGA 全称为复杂可编程逻辑器件;
B .FPGA 是基于乘积项结构的可编程逻辑器件;
C .基于SRAM 的FPGA 器件,在每次上电后必须进行一次配置;
D .在Altera 公司生产的器件中,MAX7000 系列属FPGA 结构。
2. 基于 EDA 软件的 FPGA / CPLD 设计流程为:原理图/HDL 文本输入 → 综合
→___ __→ →适配→编程下载→硬件测试。正确的是 。
①功能仿真 ②时序仿真③逻辑综合④配置 ⑤分配管脚
A .③① B .①⑤ C .④⑤ D .④②
3. 子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行
速度(即速度优化);指出下列哪些方法是面积优化 。
①流水线设计 ②资源共享③逻辑优化④串行化 ⑤寄存器配平 ⑥关键路径法
A .①③⑤ B .②③④ C .②⑤⑥ D .①④⑥
4. 下列标识符中,__________是不合法的标识符。
A .9moon B .State0 C . Not_Ack_0 D . signall
5. 下列语句中,不属于并行语句的是:_______
A .过程语句 B .assign 语句 C .元件例化语句 D .case 语句
三、EDA 名词解释(10 分)
写出下列缩写的中文含义:
ASIC : RTL :
FPGA : SOPC:
CPLD : LPM :
EDA : IEEE :
IP : ISP :
四、简答题(10 分)
1、简要说明仿真时阻塞赋值与非阻塞赋值的区别(本题4 分)。
答:非阻塞(non-blocking)赋值方式 ( b= a):
b 的值被赋成新值a 的操作, 并不是立刻完成的,而是在块结束时才完成;
块内的多条赋值语句在块结束时同时赋值;
硬件有对应的电路。
阻塞(blocking)赋值方式 ( b = a):
b 的值立刻被赋成新值a;
完成该赋值语句后才能执行下一句的操作;
硬件没有对应的电路,因而综合结果未知。
2 、简述有限状态机 F
原创力文档


文档评论(0)