数据选择器和触发电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数据选择电路 触发电路 数据选择电路实验提示 测试74LS153的逻辑功能 按右侧逻辑功能表进行静态测试 输入接K1~K7,输出接发光二极管 1、设计思路: 此题可理解为产生序列信号F 可用单片74LS151或单片74LS153(需级联,增加反相器和二输入或门各一个)实现。数据输入端预置D0 = D4 = D5=“1”,其余为零。 2 调测 可作静态测试,数据选择器的地址端接实验箱的K1~K8任3个插孔,输出送逻辑电平显示发光管任1个插孔。按动与输入插孔相连的3个开关(000~111),检查、核对输出是否满足要求。 动态测试,用74160或74161作模8计数器,为MUX提供地址信号(CP频率为8kHz左右)。用双踪示波器同时观测CP和输出信号,核对其时间关系。 4.P187 - 2(只做加法计数器) 2、 调测 双踪示波器观测波形按如下顺序 先观测CP和Q1 ,且用Q1通道的信号作内触发信号(因上升沿最少),判读CP和Q1的关系是否正确。确认Q1波形一周期的头和尾的位置。 保持观测Q1 ,原观测CP的通道改为观测Q0 ,判读Q1 和Q0的关系是否正确。并确认Q0 波形一周期的头和尾的位置(与Q1波形一周期的头和尾的位置一致)。 谢 谢! * 一、P176-1 1 1 X X X 1 1 0 0 0 X X X 1 1 0 1 X 1 X X 0 1 0 0 X 0 X X 0 1 0 1 X X 1 X 1 0 0 0 X X 0 X 1 0 0 1 X X X 1 0 0 0 0 X X X 0 0 0 0 0 X X X X X X 1 W D3 D2 D1 D0 A0 A1 S 输出 数据输入 输入 选择 选通 逻辑功能表 用74153设计一个一位全加器,写出设计过程,并用实验验证。 一、设计思路 输入:A-本位被加数,B-本位加数,C-低位向本位的进位 输出:S-本位和,T-本位向高位的进位 输入 输出 A B C T S 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 真值表: 二、176-2 画S卡诺图: 0 1 0 1 1 1 0 1 0 0 10 11 01 00 BC A 降维: C C 1 C C 0 1 0 B A 实验提示 画出电路原理图,标注器件型号、管脚号。 画C卡诺图: 1 1 1 0 1 0 1 0 0 0 10 11 01 00 BC A 降维: 1 C 1 C 0 0 1 0 B A 实验提示 在实验箱上搭电路: 在实验箱上集成电路插座上插入74153等芯片,缺口朝左,管脚与插口一一对齐,勿遗漏或折弯管脚,根据电路图接线。 管脚与管脚之间注意核对脚号,连线勿插错。输入A、B、C分别接实验箱K1~K8中的任意3个。 输出S、T接实验箱逻辑电平显示中的任意2个 集成电路左上管脚连接+5V,右下管脚连接GND 实验提示 电路检查无误后合上实验箱的电源开关,通电作静态测试: 按照真值表的顺序依次按动连接A、B、C的开关(为电路提供000~111的输入信号) 同时观察输出S、T的发光二极管的亮、灭情况(高电平亮, 低电平灭)。其逻辑功能应与真值表完全一致。 若结果有误,可用万用表直流电压档(或示波器置直流耦合)逐个测量各管脚的输入、输出关系是否正确。静态测试时集成电路输出端高电平≥3.5V、低电平≤0.5V。据此判断故障所在。 三、P176-4 试用74LS153或74LS151实现函数 试用74LS74设计二位二进制加法和减法计数器 二位二进制加法计数器真值表: 1 0 0 1 1 4 0 1 1 0 1 3 0 0 1 1 0 2 0 1 0 0 0 1 F D0 D1 Q0 Q1 进位 次态 输出 加计数 CP 异步加法计数器次态方程: 同步加法计数器次态方程: 若需考虑全加器的进位位,则有:F=Q1·Q0 1、设计思路 *

文档评论(0)

ldj215323 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档