第2章+组合逻辑电路.PPT.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.实现组合逻辑电路 例3.4.2.1 试用译码器和门电路实现逻辑函数: 解:将逻辑函数转换成最小项表达式, 再转换成与非—与非形式。 =m3+m5+m6+m7 = 用一片74138加一个与非门 就可实现该逻辑函数。 例2.4.2.2 某组合逻辑电路的真值表如表4.2.4所示,试用译码器和门电路设计该逻辑电路。 解: 写出各输出的最小项表达式,再转换成与非—与非形式: 用一片74138加三个与非门就可实现该组合逻辑电路。 可见,用译码器实现多输出逻辑函数时,优点更明显。 3.构成数据分配器 数据分配器——将一路输入数据根据地址选择码分配给多路数据输出中的某一路输出。 用译码器设计一个“1线-8线”数据分配器 四、数字显示译码器 常用的数字显示器有多种类型,按显示方式分,有字型重叠式、点阵式、分段式等。 按发光物质分,有半导体显示器,又称发光二极管(LED)显示器、荧光显示器、液晶显示器、气体放电管显示器等。 1.七段数字显示器原理 按内部连接方式不同,七段数字显示器分为共阴极和共阳极两种。 2.七段显示译码器7448 七段显示译码器7448是一种 与共阴极数字显示器配合 使用的集成译码器。 7448的逻辑功能: (1)正常译码显示。LT=1,BI/RBO=1时,对输入为十进制数l~15的二进制码(0001~1111)进行译码,产生对应的七段显示码。 (2)灭零。当LT=1,而输入为0的二进制码0000时,只有当RBI =1时,才产生0的七段显示码,如果此时输入RBI =0 ,则译码器的a~g输出全0,使显示器全灭;所以RBI称为灭零输入端。 (3)试灯。当LT=0时,无论输入怎样,a~g输出全1,数码管七段全亮。由此可以检测显示器七个发光段的好坏。 LT称为试灯输入端。 (4)特殊控制端BI/RBO。BI/RBO可以作输入端,也可以作输出端。 作输入使用时,如果BI=0时,不管其他输入端为何值,a~g均输出0,显示器全灭。因此BI称为灭灯输入端。 作输出端使用时,受控于RBI。当RBI=0,输入为0的二进制码0000时,RBO=0,用以指示该片正处于灭零状态。所以,RBO 又称为灭零输出端。 将BI/RBO和RBI配合使用,可以实现多位数显示时的“无效0消隐”功能。 具有无效0消隐功能的多位数码显示系统 2.4.3 数据选择器 一、 数据选择器的基本概念及工作原理 数据选择器——根据地址选择码从多路输入数据中选择一路,送到输出。 例:四选一数据选择器 根据功能表,可写出输出逻辑表达式: 由逻辑表达式画出逻辑图: 二、集成数据选择器 集成数据选择器74151(8选1数据选择器) 电工学(数字电路) 第二章 组合逻辑电路 第二章 组合逻辑电路 (combinition logic circuit) 第 二 章 组 合 逻 辑 电 路 2.1组合逻辑电路的特点 2.2、组合逻辑电路的分析方法 2.3 组合逻辑电路的设计方法 2.4 组合逻辑模块及其应用 2.1组合逻辑电路的特点 电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。 组合电路就是由门电路组合而成,电路中没有记忆单元,没有反馈通路。 每一个输出变量是全部或部分 输入变量的函数: L1=f1(A1、A2、…、Ai) L2=f2(A1、A2、…、Ai) …… Lj=fj(A1、A2、…、Ai) 2.2、组合逻辑电路的分析方法 分析过程一般包含4个步骤: 例3.3.1:组合电路如图所示,分析该电路的逻辑功能。 (2)化简与变换: (3)由表达式列出真值表。 (4)分析逻辑功能 : 当A、B、C三个变量不一致时, 电路输出为“1”,所以这个电路 称为“不一致电路”。 解:(1)由逻辑图逐级写出逻辑表达式。为了写表达式方便,借助中间变量P。 例2.3.1:设计一个三人表决电路,结果按“少数服从多数”的原则决定。 解:(1)列真值表: (3)化简。 (2)由真值表写出逻辑表达式: 2.3 组合逻辑电路的设计方法 小规模(SSI)中规模(MSI)大规模(LSI)超大规模(VLSI) 设计过程的基本步骤: 如果,要求用与非门实现该逻辑电路,就应将表达式转换成与非—与非表达式: 画出逻辑图如图所示。 得最简与—或表达式: (4)画出逻辑图。 解:(1)列真值表: 例2.3.2:设计一个电话机信号控制电路。电路有I0(火警)、I1(盗警)和I2(日常业务)三种输入信号,通过排队电路

文档评论(0)

xiaohuer + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档