- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Xilinx FPGA的数据通信设计流程
EDK是Xilinx公司在可编程逻辑器件上进行嵌入式处理器系统设计的一系列软件工具,它支持IBM PowerPC处理器硬核和Xilinx公司的MicroBlaze处理器软核。
EDK包括如下部分:
1Xilinx Platform Studio(XPS)图形界面;
2嵌入式系统工具集;
3嵌入式处理IP核,比如处理器和外围设备;
4Platform Studio SDK(软件开发工具),可用于开发嵌入式应用程序。
MicroBlaze嵌入式软核是一个被Xilinx公司优化过的可以嵌入在FPGA中的RISC处理器软核,具有运行速度快、占用资源少、可配置性强等优点,广泛应用于通信、军事、高端消费市场等领域。
MicroBlaze的体系结构
MicroBlaze 是基于Xilinx公司FPGA的微处理器IP核,和其它外设IP核一起,可以完成可编程系统芯片(SOPC)的设计。MicroBlaze 处理器采用RISC架构和哈佛结构的32位指令和数据总线,可以全速执行存储在片上存储器和外部存储器中的程序,并和其它外设IP核一起,可以完成可编程系统芯片(SOPC)的设计。MicroBlaze处理器采用RISC架构和哈佛结构的32位指令和数据总线,可以全速执行存储在片上存储器和外部存储器中的程序,并访问其的数据。
MicroBlaze内部有32个32位通用寄存器和2个32位特殊寄存器—PC指针和MSR状态标志寄存器。为了提高性能,MicroBlaze还具有指令和数据缓存。所有的指令字长都是32位,有3个操作数和2种寻址模式。指令按功能划分有逻辑运算、算术运算、分支、存储器读/写和特殊指令等。指令执行的流水线是并行流水线,它分为3级流水:取指、译码和执行。
MicroBlaze可以响应软件和硬件中断,进行异常处理,通过外加控制逻辑,可以扩展外部中断。利用微处理器调试模块(MDM)IP核,可通过JTAG接口来调试处理器系统。多个MicroBlaze处理器可以用1个MDM来完成多处理器调试。
MicroBlaze处理器具有8个输入和8个输出快速单一链路接口(FSL)。FSL通道是专用于单一方向的点到点的数据流传输接口。FLS和MicroBlaze的接口宽度是32位。每一个FSL通道都可以发送和接收控制或数据字。
MicroBlaze的开发
应用EDK(嵌入式开发套件)可以进行MicroBlaze IP核的开发。工具包中集成了硬件平台生产器、软件平台产生器、仿真模型生成器、软件编译器和软件调试工具等。EDK中提供一个集成开发环境XPS(Xilinx平台工作室),以便使用系统提供的所有工具,完成嵌入式系统开发的整个流程。EDK中还带有一些外设接口的IP核,如LMB、OPB总线接口、外部存储控制器、SDRAM控制器、UART、中断控制器、定时器等。利用这些资源,可以构建一个较为完善的嵌入式微处理器系统。
在FPGA上设计的嵌入式系统层次结构为5级。可在最低层硬件资源上开发IP核,或用已开发的IP核搭建嵌入式系统,这是硬件开发部件;开发IP核的设备驱动、应用接口(API)和应用层(算法),属软件开发内容。
利用MicroBlaze构建基本的嵌入式系统。通过标准总线接口—PLB总线的IP核,MicroBlaze就可以和各种外设IP核相连。
EDK中提供的IP核均有相应的设备驱动和应用接口,使用者只需利用相应的函数库,就可以编写自己的应用软件和算法程序。对于用户自己开发的IP核,需要自己编写相应的驱动和接口函数。
MicroBlaze的应用
在软件无线电系统中,一般采用“微处理器+协处理器”结构。微处理器一般使用通用DSP,主要完成系统通信和基带处理等工作;协处理器用FPGA实现,主要完成同步和预处理等底层算法的运算任务。在本课题中,采用的基带处理算法比较简单,应用软处理器IP核代替DSP,在一片FPGA内就能实现整个系统的设计。这样可以简化系统的结构,提高系统的整体性。
FPGA片上系统主要完成两个任务—发送和接收数据。对于发送任务,FPGA完成硬件算法的初始化,接收串口数据,并将数据存储在双口SRAM中,系统硬件算法部分对双口SRAM中数据进行基带处理,并将结果送给D/A转换器。对于接收任务,FPGA接收A/D转换器送来的数据,进行基带处理,并将数据存储在双口SRAM中,把存储在双口SRAM中的数据通过串口发送回主机。
在EDK开发套件的XPS集成开发环境下进行系统硬件设计。在其界面环境下,添加IP核,进行系统连接和各项参数设置。由于系统中包含的硬件算法模块不是标准模块,因此工程需要设置成子模块方式,利用平台产生器,根据硬件描述文件(.MHS文件),生成嵌入式系统子模块的网表文件(.NGC)。然后在ISE设计环
您可能关注的文档
- [酒店集团介绍]-Carlson-卡尔森酒店集团.doc
- “国家质量基础的共性技术研究与应用”重点专项2017年度项目申报指南(征求意见稿).doc
- “省管县”体制改革的可行性路径探析.doc
- “中小企业生产经营运行监测平台”地方管理使用手册.doc
- 《.net程序设计》教学大纲.doc
- 《程序设计实践》教学大纲.doc
- 《管理信息系统》课程教学改革思路的探讨.doc
- 《机械设备维修》教学大纲.doc
- 《计算技术》课程标准.doc
- 《建筑施工技术方案设计》实训要求.doc
- 2026秋季中国工商银行四川省分行校园招聘1000人备考题库含答案详解(综合题).docx
- 中国农业银行重庆市分行2026年度校园招聘384人备考题库附答案详解(基础题).docx
- 2026福建省面向电子科技大学选调生选拔工作备考题库附答案详解(培优).docx
- 中国建设银行平台运营中心2026年度校园招聘4人备考题库及答案详解一套.docx
- 中国建设银行建信消费金融有限责任公司2026年度校园招聘9人备考题库含答案详解(培优b卷).docx
- 中国建设银行建银工程咨询有限责任公司2026年度校园招聘9人备考题库含答案详解(能力提升).docx
- 2026西安银行校园招聘备考题库含答案详解(基础题).docx
- 中国农业银行厦门市分行2026年度校园招聘77人备考题库含答案详解(综合卷).docx
- “梦工场”招商银行南昌分行2026寒假实习生招聘备考题库及一套参考答案详解.docx
- 中国建设银行建信期货有限责任公司2026年度校园招聘9人备考题库及答案详解(基础+提升).docx
最近下载
- 最全人教版四年级数学下册知识点总结.doc
- T CAWABJ 003—2025 疗愈犬驯导师.pdf VIP
- 光储充一体化项目方案.pdf
- GB 50217-2018 电力工程电缆设计标准.docx VIP
- GB50171-2012 电气装置安装工程 盘、柜及二次回路接线施工及验收规范.pdf VIP
- 2025考核人工智能训练师四级真题精选附答案.docx VIP
- 演播室设备清单.docx VIP
- GB/T 19228.1-2011_不锈钢卡压式管件组件 第1部分:卡压式管件.pdf
- 语文二年级下册一课一练.pdf VIP
- 组态软件基础及应用(组态王KingView)第2版课件全套第1--10章组态王软件---综合实例.pptx VIP
原创力文档


文档评论(0)