上海大学八位串行密码锁的设计.docVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. . 电子技术课程设计报告 —— 八位串行密码锁的设计 上海大学机自学院自动化系 电气工程及其自动化专业 姓名: 学号: 指导老师:徐美华 2014年6月26日 一、设计目的与要求 电子密码锁是一种通过密码输入来控制电路或是芯片工作,从而达到控制开关闭和,完成开锁、闭锁任务的电子产品。电子密码锁的性能与安全性已经大大地超过了机械锁。主要特点如下: 保密性好,编码量多,远远大于弹子锁,随即开锁成功率几乎为零。 密码可变,可以防止密码被盗。 误码输入保护,多次错误后,可自行报警。 操作简单,一学即会。 干扰码功能,在正确密码前可以输入任意码。 安保功能。 等等 本次课程设计的目标要求是: 设计电子锁,满足: 开锁密码为八位串行二进制码。 开锁输入码与设定密码一致时,锁被打开;不一致时,报警。 设置复位开关,所有的时间数据用数码管显示出来。 二、设计框图 由密码锁的总体要求可以得到如下的设计框图: 单稳态触发器 单稳态触发器 移位寄存器 比较电路 计数电路 计时电路 多谐振荡器 开锁 报警 单稳态触发器由555定时器组成,可以产生暂稳态脉冲,通过开关的闭合可以得到我们所需要的脉冲。 用由74LS164组成的移位寄存器向电路串行输入密码。 用由两片74LS85构成的比较器来预置和比较密码。 用由74LS192组成的计数器来记录已输入密码的个数。 多谐振荡器由555定时器组成,用来实现周期为1S的脉冲信号,配合计时。 用由两片74LS192组成的减法计时器来限制输入密码的时间。 三、所用各器件及其原理 1、555定时器 定时器555是一种多功能集成电路,只要在外部接上几个电阻电容,就可以组成施密特触发器、单稳态触发器和多谐振荡器。定时器555内部结构框图、符号图和功能表如下。 555定时器有二个比较器C1和C2,有一个RS触发器,R和S高电平有效。三极管VT1对清零起跟随作用,起缓冲作用。三极管VT2是放电管,将对外电路的元件提供放电通路。比较器的输入端有一个由三个5kW电阻组成的分压器,由此可以获得 和 两个分压值,一般称为阈值。555定时器的1脚是接地端GND,2脚是低触发端TL,3脚是输出端OUT,4脚是清除端Rd,5脚是电压控制端CV,6脚是高触发端TH,7脚是放电端DIS,8脚是电源端VCC。 2、移位寄存器74LS164 移位寄存器除了具有寄存数码的功能外,还具有移位功能,即在移位脉冲作 用下,能够把寄存器中的数依次向右或向左移。它是一个同步时序逻辑电路,根据移位方向,常把它分成左移寄存器、右移寄存器 和 双向移位寄存器三种;根据移位数据的输入-输出方式,又可将它分为串行输入-串行输出、串行输入-并行输出、并行输入-串行输出和并行输入-并行输出四种电路结构 74LS164是8位串入并出的移位寄存器,其内部结构与引脚排列如图。74LS164由8个具有异步清除端的SR触发器组成,具有时钟端CP、清除端、串行输入端A和B、8个输出端。 从其功能表可以看出,只要端输入低电平,移存器无条件清 0。只有当端接高电平,CP上升沿到达时,电路才可能按AB设置的方式执行移位或置数操作:AB=11时,AB=01或AB=10时移入0。 数据比较器74LS85 在一些数字系统当中经常要求比较两个数值的大小。为完成这一功能所设计的各种逻辑电路统称为数值比较器。例如,A.B是两个4位二进制数A3A2A1A0和B3B2B1B0,进行比较的话,应该首先比较高位的A3和B3,如果A3>B3,那么不管其他几位数码各为何值,肯定A>B.反之,若A3<B3,则不管其他几位数码为何值,肯定A<B。如果A3﹦B3,必要通过比较下一位数A2和B2的大小来判断A和B的大小了。依此类推,肯定能比较出结果来。 74LS85是集成4位比较器,它还有级联输入端,通过级联输入端可以连接成8位、16位或更高位数的比较器。由其功能表可以看出,该比较器判断顺序为从高位到低位,若它们都相等,就判断级联信号。 计数器74LS192 74LS192是十进制同步加/减法计数器,采用8421BCD码编码,具有直接清零、异步清零功能。由功能表可以看出,当 =1,CR=0,CPD=1时,如果有时钟脉冲加到CPU端,则计数器在预置数的基础上进行加法计数,当计到9(1001)时, 端输出进位下降沿跳变脉冲;当 =1,CR=0,CPU=1时,如果有时钟脉冲加到CPD端,则计数器在预置数的基础上进行减法计数,当计到0(0000)时, 端输出借位下降沿跳变脉冲。 四、各单元电路的设计与调试 1、单稳态触发器(模块1) 单稳态触发器有几个重要特点,分别是: 1).有稳态跟暂稳态两个工作状态。 2).能在脉冲作用下,从稳态翻转到暂稳态,并维持一点时间后自动返回稳态。 3)

您可能关注的文档

文档评论(0)

ygxt89 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档