与非门测试与组合逻辑电路的设计实验.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术实验;主要实验项目;实验要求;考核方式;常用的实验仪器;;;;示波器的功能调节;示波器的基本调节;实验一 TTL与CMOS集成逻辑门的参数测试;实验仪器及设备 数字\模拟实验箱 示波器、信号发生器、万用表 TTL与非门74LS00、CMOS与非门74HC00。 ;输出逻辑高、低电平的测量;1、测量与非门逻辑功能 表格1-2;2、空载功耗、开门/关门电平、扇出系数、延迟时间等参数的测量;3、与非门电压传输特性测试;3.2 动态方法测试……TTL与非门的特性 绘制TTL与非门的电压传输曲线 X-Y方式显示;7400(HCLS)管脚;实验二 组合逻辑电路的设计;2、表决电路。有A、B、C三名裁判,裁判用“0”表示否决,用“1”表示合格。当多数合格时则通过,输出F=1,指示灯亮,反之F=0,灯不亮。 ;3、信号排队电路:3输入(A、B、C)、3输出(L0、L1、L2)的信号排队电路。它的功能是:当输入A为1时,无论B和C为1还是0,输出L0为1,L1和L2为0;当A为0且B为1,无论C为1还是0,输出L1为1,其余两个输出为0;当C为1且A和B均为0时,输出L2为1,其余两个输出为0。如A、B、C均为0,则L0,L1,L2也均为0。(要求用2片74LS00实现该电路);4*、平方运算电路;实验三 译码器和数据选择器的;1、74LS138功能表验证;2、用74LS138构成一个全加器;3、验证74LS153的逻辑功能;4、用74LS153设计一个全加器;

文档评论(0)

开心就好 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档