85TLC5510接口电路及程序设计.pptVIP

  • 26
  • 0
  • 约1.84千字
  • 约 11页
  • 2019-07-13 发布于湖北
  • 举报
8.5 TLC5510接口电路及程序设计 TLC5510与FPGA接口电路 TLC5510是CMOS、8位、20MSPS模拟/数字转换器(ADC),它利用了半闪速结构。TLC5510用单5V电源工作,消耗功率100mW(典型值),具有内部采样和保持电路,具有高阻抗方式的并行口以及内部基准电阻(内部基准电阻使用VDDA可以产生标准的2V满度转换范围)。 与闪速转换器(flash converters)相比,半闪速结构减少了功率损耗和晶片尺寸。通过在2步过程(2-step process)中实现转换,可大大减少比较器的数目。转换数据的等待时间为2.5个时钟。 FPGA与TLC5510的接口电路图 TLC5510与FPGA接口电路图的注释 FPGA_IO1提供TLC5510工作时钟。 FPGA_IO2~9接收TLC5510的采样数据。 FPGA_IO10为TLC5510提供输出使能信号OE,低电平有效。 TLC5510 VHDL采样控制程序设计 TLC5510时序 TLC5510是以流水线的工作方式进行工作的。 它在每一个CLK(时钟)周期都启动一次采样,完成一次采样;每次启动采样是在CLK的下降沿进行,不过采样转换结果的输出却在2.5CLK周期后,如果计算上输出延时td(D),从采样到输出需经2.5*CLK+ td(D)。对于需要设计的采样控制器,可以认为,每加一个采样CL

文档评论(0)

1亿VIP精品文档

相关文档